摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-13页 |
·国内外研究进展 | 第8-9页 |
·处理器验证的瓶颈 | 第9-11页 |
·本文的工作 | 第11页 |
·本文的章节组织结构 | 第11-13页 |
第2章 通用处理器功能验证技术 | 第13-23页 |
·模拟验证方法 | 第14-18页 |
·模拟验证的基本组成 | 第14-18页 |
·模拟验证的特点 | 第18页 |
·形式化验证技术 | 第18-22页 |
·形式化验证的特点 | 第19页 |
·形式化验证的种类 | 第19-22页 |
·本章小结 | 第22-23页 |
第3章 Intel 64 以及 IA-32 系统架构 | 第23-35页 |
·系统级架构的概述 | 第23-26页 |
·五种操作模式及其之间的转换 | 第26-27页 |
·寄存器 | 第27-28页 |
·控制寄存器 | 第27页 |
·eflags 寄存器 | 第27-28页 |
·分段数据结构以及寄存器 | 第28-29页 |
·描述符表以及其寄存器 | 第29-31页 |
·GDT 描述符表以及其寄存器 | 第29-30页 |
·LDT 描述符表以及其寄存器 | 第30页 |
·IDT 描述符表以及其寄存器 | 第30-31页 |
·段描述符 | 第31-34页 |
·描述符格式 | 第31-32页 |
·代码段描述符 | 第32页 |
·数据段描述符 | 第32-33页 |
·系统段描述符 | 第33页 |
·门描述符 | 第33-34页 |
·本章小结 | 第34-35页 |
第4章 实模式下与虚拟 8086 模式下的复杂指令验证 | 第35-52页 |
·Godson-D 处理器指令 | 第35-38页 |
·实模式、虚拟 8086 模式的指令格式 | 第35-37页 |
·指令的寻址方式 | 第37-38页 |
·五种跳转指令 | 第38-50页 |
·call 指令 | 第38-42页 |
·jmp 指令 | 第42-44页 |
·ret 指令 | 第44-46页 |
·int 指令 | 第46-49页 |
·iret 指令 | 第49-50页 |
·本章小结 | 第50-52页 |
第5章 系统管理指令验证 | 第52-60页 |
·系统级指令的应用 | 第52-56页 |
·SYSCALL 指令与 SYSRET 指令 | 第52-53页 |
·SYSENTER 指令与 SYSEXIT 指令 | 第53-56页 |
·实验 | 第56-59页 |
·实验环境 | 第56页 |
·实验结果 | 第56-59页 |
·本章小结 | 第59-60页 |
第6章 总结 | 第60-62页 |
·本文主要工作总结 | 第60页 |
·下一步的研究工作 | 第60-62页 |
参考文献 | 第62-64页 |
致谢 | 第64-65页 |
附录 A (攻读硕士学位期间参与的科研项目及获奖情况) | 第65页 |