快变信道模拟器及其FPGA实现
| 摘要 | 第1-8页 |
| Abstract | 第8-10页 |
| 第1章 绪论 | 第10-14页 |
| ·研究背景 | 第10-11页 |
| ·国内外发展状况 | 第11-12页 |
| ·快变信道模拟器的 FPGA 实现 | 第12-13页 |
| ·论文安排 | 第13-14页 |
| 第2章 无线信道建模 | 第14-25页 |
| ·多径衰落 | 第14-16页 |
| ·无线信道参数 | 第16-18页 |
| ·频率选择性衰落 | 第16-17页 |
| ·时间选择性衰落 | 第17-18页 |
| ·平坦衰落信道模型 | 第18-22页 |
| ·Clarke 信道模型 | 第19-21页 |
| ·Suzuki 信道模型 | 第21-22页 |
| ·频率选择性衰落信道模型 | 第22-25页 |
| 第3章 无线信道仿真 | 第25-37页 |
| ·平坦衰落信道仿真 | 第25-33页 |
| ·正弦波叠加法 | 第25-32页 |
| ·成形滤波器法 | 第32-33页 |
| ·快变频率选择性衰落信道仿真 | 第33-37页 |
| ·正弦波叠加法 | 第33-36页 |
| ·成形滤波器法 | 第36-37页 |
| 第4章 快变信道的 FPGA 实现 | 第37-46页 |
| ·正弦波叠加法的 FPGA 实现 | 第37-42页 |
| ·瑞利衰落模块 | 第37-40页 |
| ·时延模块 | 第40-41页 |
| ·数据传输模块 | 第41-42页 |
| ·成形滤波器法的 FPGA 实现 | 第42-46页 |
| ·高斯白噪声模块 | 第42-44页 |
| ·Jakes 滤波器模块 | 第44-46页 |
| 第5章 性能验证 | 第46-50页 |
| ·开发平台介绍 | 第46页 |
| ·正弦波叠加法的验证 | 第46-48页 |
| ·成形滤波器法的验证 | 第48-50页 |
| 第6章 总结与展望 | 第50-51页 |
| 参考文献 | 第51-53页 |
| 致谢 | 第53-54页 |
| 附录:攻读学位期间所发表的学术论文目录 | 第54页 |