基于FPGA的疵点检测算法的硬件实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 绪论 | 第9-16页 |
·背景与发展趋势 | 第9-10页 |
·相关研究现状综述 | 第10-14页 |
·本文研究的主要内容 | 第14-16页 |
2 系统总体设计 | 第16-22页 |
·系统功能需求 | 第16页 |
·系统分析与设计 | 第16-21页 |
·本章小结 | 第21-22页 |
3 硬件平台结构与通信设计 | 第22-40页 |
·ARM开发板结构 | 第22-26页 |
·FPGA开发板结构 | 第26-30页 |
·NiosII软件 | 第30-35页 |
·共享存储器设计 | 第35-39页 |
·本章小结 | 第39-40页 |
4 μC | 第40-50页 |
·实时操作系统μC/OS-II | 第40-41页 |
·μC/OS-II内核的移植 | 第41-42页 |
·μC/OS-II函数的移植 | 第42-46页 |
·ARM与PC的串口通信软件设计 | 第46-49页 |
·本章小结 | 第49-50页 |
5 疵点检测算法实现 | 第50-67页 |
·疵点检测算法介绍 | 第50-57页 |
·疵点检测算法的软件实现 | 第57-64页 |
·实验结果 | 第64-66页 |
·本章小结 | 第66-67页 |
6 总结与展望 | 第67-69页 |
·全文总结 | 第67页 |
·课题展望 | 第67-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-72页 |