首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

H.264帧内,帧间预测与变换模块的研究及FPGA实现

中文摘要第1-5页
Abstract第5-9页
第一章 绪论第9-13页
   ·课题背景第9页
   ·现有的视频编码标准及介绍第9-11页
   ·国内外研究动态与现状第11-12页
   ·论文结构及作者完成的工作第12-13页
第二章 H.264/AVC视频编解码标准介绍第13-21页
   ·H.264/AVC视频压缩标准介绍第13-18页
     ·名词解释第13-15页
     ·H.264/AVC标准的分层结构第15-16页
     ·两种基于上下文自适应编码CAVLC和CABAC第16-18页
   ·H.264/AVC编解码器的基本结构第18-20页
     ·H.264/AVC编码器特点第19页
     ·H.264/AVC解码器特点第19-20页
   ·本章小结第20-21页
第三章 H.264/AVC视频编码系统整体结构设计第21-25页
   ·H.264/AVC编码系统设计中的困难第21-22页
   ·H.264/AVC编码系统结构第22-24页
   ·本章小节第24-25页
第四章 H.264/AVC视频编码系统帧内预测模块设计第25-48页
   ·帧内预测原理第25-37页
     ·4x4亮度块帧内预测方式第25-32页
     ·16x16亮度块帧内预测方式第32-35页
     ·色度块帧内预测方式第35-37页
   ·帧内预测模块的硬件结构第37-47页
     ·帧内各级处理流程第37-39页
     ·帧内算法解析第39-44页
     ·模块性能第44-47页
   ·本章小结第47-48页
第五章 H.264/AVC视频编码系统帧间预测模块设计第48-64页
   ·帧间预测运动搜索原理第48-54页
     ·运动估计和补偿的复杂性分析第49-51页
     ·块匹配运动估计原理与评价标准第51-52页
     ·搜索策略第52-54页
   ·帧间预测模块的硬件结构第54-62页
     ·PE结构单元第54-55页
     ·外部存储单元reg_element第55-56页
     ·搜索阵列第56-59页
     ·SAD产生模块第59-61页
     ·模块性能第61-62页
   ·本章小节第62-64页
第六章 H.264/AVC中整数DCT/整数IDCT/HADAMARD模块设计第64-71页
   ·整数DCT/整数IDCT/HADAMARD变换原理第64-65页
   ·整数DOT/整数IDCT/HADAMARD变化模块的硬件结构第65-69页
     ·硬件结构设计第65-68页
     ·模块性能第68-69页
   ·本章小结第69-71页
第七章 各个模块板级调试与验证第71-75页
   ·调试原理与验证方案介绍第71-73页
     ·调试原理第71-72页
     ·验证方案介绍第72-73页
   ·帧内预测模块的验证与调试第73页
   ·帧间预测模块的验证与调试第73-74页
   ·整数DCT/整数IDCT/HADAMARD变化模块的验证与调试第74页
   ·本章小节第74-75页
结束语第75-77页
致谢第77-78页
参考文献第78-81页
个人简历第81-82页
攻读硕士学位期间的研究成果第82页

论文共82页,点击 下载论文
上一篇:我国预算会计改革问题研究
下一篇:利用等离子体表面预处理改善光掩模IP胶显影工艺特性