基于速率控制的MPEG-2视频频率域转码及其硬件实现
第一章 绪论 | 第1-11页 |
·课题目的与意义 | 第7-9页 |
·本文研究成果与内容安排 | 第9-11页 |
第二章 视频转码理论基础和整体设计框架 | 第11-20页 |
·MPEG-2标准概述 | 第12-14页 |
·DCT域视频转码理论 | 第14-17页 |
·硬件转码系统总体设计 | 第17-20页 |
·系统功能描述 | 第17-18页 |
·系统总体结构 | 第18-20页 |
第三章 MPEG—2视频解码模块 | 第20-33页 |
·解码模块框架 | 第20-21页 |
·解码运算模块 | 第21-33页 |
·码表划分及查表模块 | 第21-25页 |
·内部宏块DC系数解码 | 第25-27页 |
·其余系数解码 | 第27-29页 |
·MV解码 | 第29-33页 |
第四章 基于速率控制的频率域转码 | 第33-61页 |
·TM5速率控制 | 第33-42页 |
·速率控制简介 | 第33-35页 |
·TM5速率控制实现结构 | 第35-42页 |
·频率域运动预测 | 第42-56页 |
·频率域运动预测原理 | 第42-44页 |
·硬件设计结构 | 第44-56页 |
·运动补偿及粗量化过程 | 第56-61页 |
·运动补偿 | 第56-59页 |
·粗量化过程 | 第59-61页 |
第五章 MPEG—2视频编码模块 | 第61-64页 |
·编码模块框架 | 第61-62页 |
·变长码编码 | 第62-64页 |
第六章 总结与展望 | 第64-65页 |
参考文献 | 第65-67页 |
致谢 | 第67页 |