基于过采样技术的∑-△音频ADC设计
| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 第1章 绪论 | 第11-14页 |
| ·研究的背景、现状和意义 | 第11-12页 |
| ·本文的主要工作 | 第12页 |
| ·论文的组织和安排 | 第12-14页 |
| 第2章 Σ-ΔADC的基本工作原理 | 第14-29页 |
| ·模数转换器(ADC)简介 | 第14-15页 |
| ·ADC基本结构 | 第14-15页 |
| ·ADC性能参数 | 第15-19页 |
| ·静态误差 | 第16-17页 |
| ·动态误差 | 第17-19页 |
| ·S-ΔADC系统结构 | 第19-21页 |
| ·S-Δ调制器的基本原理 | 第21-28页 |
| ·一阶Σ-Δ调制器 | 第23-24页 |
| ·二阶Σ-Δ调制器 | 第24-26页 |
| ·高阶单环Σ-Δ调制器 | 第26-27页 |
| ·MASH结构 | 第27-28页 |
| ·抽取滤波器 | 第28-29页 |
| 第3章 芯片定义 | 第29-32页 |
| 第4章 Σ-Δ调制器系统设计 | 第32-39页 |
| ·过采样率的确定 | 第32-33页 |
| ·调制器阶数的确定 | 第33页 |
| ·量化器位数的确定 | 第33-34页 |
| ·调制器拓扑结构的确定 | 第34页 |
| ·调制器系数的确定 | 第34-39页 |
| 第5章 调制器关键电路的设计和仿真 | 第39-52页 |
| ·开关电容积分器的设计 | 第39-51页 |
| ·采样开关的选择 | 第41-42页 |
| ·两相非重叠时钟产生电路 | 第42-43页 |
| ·运算放大器 | 第43-45页 |
| ·CMFB | 第45-47页 |
| ·带隙基准源 | 第47-49页 |
| ·量化器的设计 | 第49-50页 |
| ·比较器 | 第50页 |
| ·反馈DAC的设计 | 第50-51页 |
| ·总体电路的仿真 | 第51-52页 |
| 第6章 数字抽取滤波器的设计与实现 | 第52-71页 |
| ·积分梳状滤波器(CIC)的设计 | 第52-55页 |
| ·半带滤波器(HBF)的设计 | 第55-58页 |
| ·补偿滤波器FIR的设计 | 第58-59页 |
| ·降采样滤波器的实现 | 第59-69页 |
| ·CIC滤波器的实现 | 第59-61页 |
| ·半带滤波器的实现 | 第61-64页 |
| ·补偿滤波器FIR的实现 | 第64-69页 |
| ·时钟电路模块设计 | 第69-70页 |
| 小结 | 第70-71页 |
| 第7章 芯片后端设计 | 第71-76页 |
| ·综合(SYNTHESIS) | 第71-72页 |
| ·布局布线(PLACE & ROUTING) | 第72-74页 |
| ·STA、POST-SIMULATE以及芯片测试 | 第74-76页 |
| 结论 | 第76-77页 |
| 致谢 | 第77-78页 |
| 附录 | 第78-79页 |
| 参考文献 | 第79-82页 |
| 攻读硕士学位期间发表的论文及科研成果 | 第82页 |