8位RISC微处理器的设计
| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 第一章 绪论 | 第7-12页 |
| ·课题研究的背景 | 第7-8页 |
| ·国外微处理器的研究现状 | 第8-9页 |
| ·国内微处理器的研究现状 | 第9-11页 |
| ·课题的目的和意义 | 第11页 |
| ·课题的内容 | 第11-12页 |
| 第二章 RSIC MPU的体系结构与指令集分析 | 第12-27页 |
| ·MPU的体系结构 | 第12-20页 |
| ·通用寄存器 | 第14-15页 |
| ·特殊功能寄存器 | 第15-20页 |
| ·RISC MPU的时序设计 | 第20-22页 |
| ·指令集 | 第22-27页 |
| ·指令类型 | 第22-23页 |
| ·寻址方式 | 第23-24页 |
| ·指令格式 | 第24-27页 |
| 第三章 RISC结构的MPU的模块设计 | 第27-62页 |
| ·指令寄存器 | 第27-30页 |
| ·指令译码单元(IDEC) | 第30-34页 |
| ·指令译码器的工作原理 | 第30-32页 |
| ·指令译码器的结构 | 第32-33页 |
| ·指令译码模块的仿真 | 第33-34页 |
| ·算术逻辑单元(ALU) | 第34-43页 |
| ·ALU模块的项层框图 | 第35-36页 |
| ·ALU单元的电路结构 | 第36页 |
| ·乘法器的设计 | 第36-42页 |
| ·ALU模块的仿真验证 | 第42-43页 |
| ·I/O端口电路 | 第43-46页 |
| ·PC和堆栈 | 第46-49页 |
| ·定时器、计数器TMRO和WDT | 第49-53页 |
| ·复位模块 | 第53-55页 |
| ·程序存储器(ROM) | 第55-56页 |
| ·数据存储器RAM | 第56-57页 |
| ·中断控制电路 | 第57-62页 |
| ·中断源 | 第57页 |
| ·中断允许控制 | 第57-59页 |
| ·中断程序 | 第59-62页 |
| 第四章 RISC MPU的性能分析 | 第62-64页 |
| 第五章 结论 | 第64-65页 |
| 致谢 | 第65-66页 |
| 主要参考文献 | 第66-68页 |
| 附录 | 第68-78页 |
| 攻读硕士期间发表研究论文 | 第78-79页 |