高性能定点YHFT DX+DSP指令控制部件的研究与实现
摘要 | 第1-11页 |
ABSTRACT | 第11-13页 |
第一章 绪论 | 第13-25页 |
·DSP 概论 | 第13-17页 |
·DSP 发展历程及特点 | 第13-14页 |
·DSP 发展趋势 | 第14-17页 |
·高性能DSP 内核结构特征 | 第17-19页 |
·增强型结构 | 第18页 |
·VLIW 结构 | 第18页 |
·超标量结构 | 第18页 |
·SIMD 结构 | 第18-19页 |
·相关高性能技术研究 | 第19-22页 |
·代码压缩技术 | 第19-20页 |
·紧凑指令技术 | 第20-21页 |
·跨边界派发技术 | 第21-22页 |
·高效指令译码技术 | 第22页 |
·本文研究的内容和文章结构 | 第22-25页 |
·本文完成的主要工作 | 第22-23页 |
·论文组织结构 | 第23-25页 |
第二章 YHFT DX+DSP 系统结构 | 第25-45页 |
·YHFT DX+DSP 内核介绍 | 第25-28页 |
·YHFT DX+DSP 指令集分析 | 第28-37页 |
·指令系统 | 第28-30页 |
·固定字长指令集 | 第30-34页 |
·压缩指令集 | 第34-37页 |
·寻址模式 | 第37-40页 |
·提高DSP 内核性能关键技术分析 | 第40-42页 |
·影响DSP 性能的因素 | 第40页 |
·提高内核性能的策略 | 第40-42页 |
·YHFT DX+DSP 流水线 | 第42-44页 |
·取指流水段 | 第42-43页 |
·派发译码段 | 第43页 |
·执行流水段 | 第43-44页 |
·本章小结 | 第44-45页 |
第三章 指令控制器的高效处理机制 | 第45-68页 |
·指控功能概述 | 第45页 |
·取指流水设计与实现 | 第45-46页 |
·PFR 站设计与实现 | 第46-52页 |
·PFR 站功能概述 | 第46-47页 |
·指令并行信息 | 第47-48页 |
·辅助派发逻辑 | 第48-50页 |
·分支有效位 | 第50-51页 |
·派发控制信息 | 第51-52页 |
·DDP 站设计与实现 | 第52-65页 |
·DDP 站功能概述 | 第52页 |
·混合型执行包的跨边界派发 | 第52-53页 |
·一级指令派发窗 | 第53-58页 |
·指令分派 | 第58-61页 |
·无单元指令的处理 | 第61-64页 |
·二级指令派发窗 | 第64-65页 |
·性能评价 | 第65-66页 |
·本章小结 | 第66-68页 |
第四章 分布式双通道译码器的设计与实现 | 第68-78页 |
·基本译码方法 | 第68-69页 |
·改进译码效率的策略 | 第69-71页 |
·流水线均衡实现分级译码 | 第70页 |
·硬件扩展实现并行译码 | 第70-71页 |
·分布式双通道译码器 | 第71-77页 |
·第一级双通道译码 | 第71-75页 |
·第二级分行译码 | 第75-76页 |
·第三级双通道译码 | 第76页 |
·性能分析 | 第76-77页 |
·本章小结 | 第77-78页 |
第五章 验证与综合 | 第78-88页 |
·指令控制部件的验证 | 第78-83页 |
·验证概述 | 第78-79页 |
·验证策略 | 第79-80页 |
·指令控制部件的验证 | 第80-83页 |
·指令控制部件的综合 | 第83-87页 |
·综合方法与策略 | 第83-86页 |
·综合结果 | 第86-87页 |
·本章小结 | 第87-88页 |
结束语 | 第88-90页 |
致谢 | 第90-91页 |
参考文献 | 第91-95页 |
作者在学期间取得的学术成果 | 第95页 |