SATAⅡ加解密接口芯片的物理层设计与系统调试
摘要 | 第1-5页 |
ABSTRACT | 第5-16页 |
第一章 引言 | 第16-23页 |
·课题研究背景及意义 | 第16-21页 |
·硬盘接口的演进 | 第16-19页 |
·硬盘数据安全的重要性 | 第19页 |
·硬盘数据加密方法概述 | 第19-21页 |
·课题研究的意义 | 第21页 |
·课题的设计目标 | 第21-22页 |
·个人的主要工作 | 第22页 |
·论文的组织结构 | 第22-23页 |
第二章 SATAⅡ协议分析 | 第23-35页 |
·SATA 协议的发展历程 | 第23页 |
·SATA 的体系结构 | 第23-25页 |
·SATA 的连接特性 | 第23-25页 |
·SATA 的体系结构 | 第25页 |
·物理层 | 第25-28页 |
·链路层 | 第28-33页 |
·传输层 | 第33-34页 |
·命令和应用层 | 第34-35页 |
第三章 SATAⅡ加解密接口芯片系统设计 | 第35-43页 |
·系统结构设计 | 第35-36页 |
·系统总体设计 | 第36-39页 |
·PPK 模块 | 第37页 |
·PIU 模块 | 第37-38页 |
·RE 模块 | 第38页 |
·DPM 模块 | 第38页 |
·SIE 模块 | 第38-39页 |
·SCM 模块 | 第39页 |
·ENCP 模块 | 第39页 |
·系统工作原理 | 第39-43页 |
·配置帧的处理 | 第39-40页 |
·原语的处理 | 第40-41页 |
·非加解密数据帧的处理 | 第41页 |
·需要加解密数据帧的处理 | 第41-43页 |
第四章 SATAⅡ加解密接口芯片的物理层实现 | 第43-74页 |
·SATA 物理层技术概述 | 第43-47页 |
·FPGA 器件选型 | 第47-52页 |
·器件选型需考虑的问题 | 第47-49页 |
·Xilinx Virtex-5 器件简介 | 第49页 |
·Virtex-5 高速串行收发器简介 | 第49-51页 |
·ML505 评估板介绍 | 第51-52页 |
·芯片物理层设计实现 | 第52-69页 |
·功能描述 | 第52-53页 |
·功能实现 | 第53-69页 |
·GTP 的配置 | 第54-57页 |
·OOB 控制模块 | 第57-63页 |
·位宽转换模块 | 第63-68页 |
·DCM 的例化 | 第68-69页 |
·物理层仿真与验证 | 第69-74页 |
·GTP 闭环仿真与验证 | 第69-70页 |
·OOB 控制模块的验证 | 第70-74页 |
第五章 加解密接口芯片的系统调试 | 第74-94页 |
·调试的作用 | 第74-75页 |
·调试的要求 | 第75-76页 |
·调试方法 | 第76-81页 |
·用逻辑分析仪进行调试 | 第76-77页 |
·用总线分析仪进行调试 | 第77-80页 |
·用在线逻辑分析仪进行调试 | 第80-81页 |
·利用CHIPSCOPE PRO 进行调试 | 第81-94页 |
·ChipScope Pro 介绍 | 第81-83页 |
·ChipScope Pro 的使用流程 | 第83-85页 |
·使用ChipScope Pro 调试的策略 | 第85页 |
·调试的过程 | 第85-89页 |
·利用ChipScope Pro 生成测试激励 | 第89-92页 |
·捕获数据的导出 | 第89-90页 |
·激励数据的生成 | 第90页 |
·Testbench 的建立 | 第90-92页 |
·调试总结 | 第92-94页 |
第六章 系统测试及结果分析 | 第94-104页 |
·测试硬件平台的搭建 | 第94-96页 |
·对GTP 的测试 | 第96-97页 |
·数据传输测试 | 第97-100页 |
·数据提取测试 | 第100-103页 |
·单向数据加密处理 | 第100-101页 |
·双向数据加解密处理 | 第101-103页 |
·测试结果分析 | 第103-104页 |
第七章 总结与展望 | 第104-105页 |
·总结 | 第104页 |
·展望 | 第104-105页 |
致谢 | 第105-106页 |
参考文献 | 第106-108页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第108-109页 |