应用于心电信号采集的高精度∑-△调制器的研究与设计
中文摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 引言 | 第8-13页 |
1.1 研究背景和意义 | 第8-9页 |
1.2 发展现状以及研究趋势 | 第9-11页 |
1.3 研究内容 | 第11页 |
1.4 论文架构 | 第11-13页 |
第二章 ∑-△调制器简介及原理 | 第13-28页 |
2.1 ∑-△调制器简介 | 第13页 |
2.2 ∑-△调制器的基本原理 | 第13-15页 |
2.2.1 过采样技术原理 | 第14-15页 |
2.2.2 噪声整形技术原理 | 第15页 |
2.3 ∑-△调制器的指标参数 | 第15-16页 |
2.4 典型的∑-△调制器 | 第16-18页 |
2.5 ∑-△调制器的分类 | 第18-28页 |
2.5.1 单环结构 | 第20-26页 |
2.5.2 MASH结构 | 第26-28页 |
第三章 系统建模与仿真 | 第28-53页 |
3.1 心电信号主要特点 | 第28页 |
3.2 系统设计指标 | 第28-29页 |
3.3 ∑-△调制器的建模与仿真 | 第29-42页 |
3.3.1 ∑-△调制器结构的确定 | 第29-37页 |
3.3.2 系统参数确定及仿真 | 第37-42页 |
3.4 非理想因素分析 | 第42-52页 |
3.4.1 ∑-△调制器行为级原理图 | 第43-46页 |
3.4.2 时钟抖动 | 第46页 |
3.4.3 开关的非理想因素 | 第46-49页 |
3.4.4 运放的非理想因素 | 第49-51页 |
3.4.5 非理想因素仿真 | 第51-52页 |
3.5 本章小结 | 第52-53页 |
第四章 电路设计 | 第53-74页 |
4.1 MOS开关 | 第53-57页 |
4.2 两项互不交叠时钟 | 第57-59页 |
4.3 运算跨导放大器 | 第59-66页 |
4.3.1 指标确定 | 第59-60页 |
4.3.2 结构选择 | 第60-61页 |
4.3.3 电路设计 | 第61-64页 |
4.3.4 电路仿真 | 第64-66页 |
4.4 带隙基准 | 第66-69页 |
4.5 比较锁存器 | 第69-70页 |
4.6 斩波技术 | 第70-72页 |
4.7 整体仿真结果 | 第72页 |
4.8 本章小结 | 第72-74页 |
第五章 版图及测试 | 第74-84页 |
5.1 开关板图 | 第76页 |
5.2 时钟版图 | 第76-77页 |
5.3 运放版图 | 第77-78页 |
5.4 带隙版图 | 第78-79页 |
5.5 比较锁存器版图 | 第79-81页 |
5.6 整体版图 | 第81-82页 |
5.7 测试方案 | 第82-83页 |
5.7.1 芯片电子照 | 第82页 |
5.7.2 测试方案 | 第82-83页 |
5.8 本章小结 | 第83-84页 |
总结与展望 | 第84-86页 |
参考文献 | 第86-90页 |
致谢 | 第90-91页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第91页 |