摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第13-19页 |
1.1 引言 | 第13-14页 |
1.2 伪基站简介 | 第14-17页 |
1.3 研究工作的背景、内容与意义 | 第17-19页 |
第二章 GSM基站监测的原理 | 第19-32页 |
2.1 GSM系统基站信道与消息格式 | 第19-22页 |
2.1.1 物理信道与逻辑信道 | 第19-20页 |
2.1.2 TDMA帧与消息格式 | 第20-21页 |
2.1.3 加密比特组成 | 第21-22页 |
2.2 GSM基站监测信号解码算法流程 | 第22-30页 |
2.2.1 GSM信号的传输过程 | 第22页 |
2.2.2 基站信息监测信道 | 第22-24页 |
2.2.3 检测FCCH | 第24-26页 |
2.2.4 检测SCH | 第26-27页 |
2.2.5 解码算法 | 第27-30页 |
2.3 GSM基站监测系统实现平台 | 第30-31页 |
2.4 本章小结 | 第31-32页 |
第三章 GSM基站信息监测的实现 | 第32-47页 |
3.1 基于DSP的基站信息监测架构 | 第32-33页 |
3.2 DSP及其开发环境 | 第33-36页 |
3.2.1 TMS320VC5509A简介 | 第33-35页 |
3.2.2 代码开发环境CCS | 第35-36页 |
3.3 基于DSP的GSM基站信息监测设备调试 | 第36-43页 |
3.3.1 DSP硬件连接与初始化配置 | 第36-37页 |
3.3.2 主要算法模块 | 第37-41页 |
3.3.3 运行结果与性能 | 第41-43页 |
3.4 基于DSP的基站信息监测设备的性能分析 | 第43-46页 |
3.4.1 结果实时性对比 | 第43-44页 |
3.4.2 系统软硬件情况分析 | 第44-46页 |
3.5 本章小结 | 第46-47页 |
第四章 GSM基站信息监测设备的硬件加速研究与实现 | 第47-69页 |
4.1 硬件加速介绍 | 第47-48页 |
4.1.1 硬件加速的概述 | 第47-48页 |
4.1.2 IP核的概述 | 第48页 |
4.2 硬件加速方案设计 | 第48-52页 |
4.2.1 硬件加速方案系统设计 | 第48-49页 |
4.2.2 硬件加速模块选择与设计 | 第49-50页 |
4.2.3 DSP和FPGA连接设计 | 第50-51页 |
4.2.4 仿真和测试方案 | 第51-52页 |
4.3 硬件加速模块的FPGA实现 | 第52-61页 |
4.3.1 加速模块实现的整体结构 | 第52-53页 |
4.3.2 EMIF接.模块 | 第53-55页 |
4.3.3 FIR滤波模块FIR_ram | 第55-56页 |
4.3.4 FFT变换模块FFT_ram | 第56-59页 |
4.3.5 功率计算模块Pow_acc | 第59-60页 |
4.3.6 最大功率计算模块Max_acc | 第60-61页 |
4.4 改进硬件加速模块的FPGA实现 | 第61-65页 |
4.4.1 改进的整体结构 | 第61-62页 |
4.4.2 流水线设计 | 第62-63页 |
4.4.3 并行控制模块FFT_pipe_ctrl | 第63-64页 |
4.4.4 比较模块Compare_all | 第64-65页 |
4.5 硬件加速模块运行结果 | 第65-67页 |
4.6 加速结果对比 | 第67-68页 |
4.7 本章小结 | 第68-69页 |
第五章 总结与展望 | 第69-70页 |
5.1 工作总结 | 第69页 |
5.2 展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
附录 | 第73-74页 |
攻读硕士期间取得的研究成果 | 第74-75页 |