具有双32路电极的交叉条形阳极光子成像探测器研究
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第13-19页 |
1.1 研究背景及应用 | 第13-14页 |
1.2 国内外研究现状 | 第14-17页 |
1.3 本文研究的主要内容 | 第17页 |
1.4 本章小结 | 第17-19页 |
第2章 光子计数成像探测器的结构及工作原理 | 第19-27页 |
2.1 基于MCP的光子计数成像探测器的结构 | 第19-20页 |
2.2 入射窗 | 第20-21页 |
2.3 光电阴极 | 第21页 |
2.4 微通道板堆 | 第21-22页 |
2.5 XS阳极 | 第22-24页 |
2.6 位置读出电路系统 | 第24-25页 |
2.7 光子计数成像探测器的工作原理 | 第25-26页 |
2.8 本章小结 | 第26-27页 |
第3章 交叉条形阳极解码误差分析 | 第27-39页 |
3.1 解码误差的来源 | 第27-28页 |
3.2 由XS阳极结构特点造成的解码误差 | 第28-30页 |
3.3 由位置读出电路系统噪声造成的解码误差 | 第30-32页 |
3.4 XS阳极的结构设计 | 第32-33页 |
3.5 XS阳极样品的电荷信号分析 | 第33-36页 |
3.6 本章小结 | 第36-39页 |
第4章 位置读出电路系统设计 | 第39-67页 |
4.1 前端电路板的设计 | 第39-46页 |
4.1.1 前端电路板的主要结构与功能 | 第39-41页 |
4.1.2 电源模块 | 第41-42页 |
4.1.3 PASA芯片模块 | 第42-44页 |
4.1.4 驱动放大器模块 | 第44-45页 |
4.1.5 输入和输出端口 | 第45-46页 |
4.2 数据处理电路板的设计 | 第46-55页 |
4.2.1 数据处理电路板的主要结构与功能 | 第46-48页 |
4.2.3 A/D转换模块 | 第48-51页 |
4.2.4 FPGA模块 | 第51-52页 |
4.2.5 USB通信技术模块 | 第52-53页 |
4.2.6 以太网通信技术模块 | 第53-54页 |
4.2.7 输入和输出端口 | 第54-55页 |
4.3 FPGA的硬件代码 | 第55-65页 |
4.3.1 硬件代码的模块构成及实现功能 | 第55-56页 |
4.3.2 时钟管理模块 | 第56页 |
4.3.3 A/D控制模块 | 第56-58页 |
4.3.4 数字滤波模块 | 第58-59页 |
4.3.5 寻峰模块 | 第59-60页 |
4.3.6 判断模块 | 第60-61页 |
4.3.7 输出模块 | 第61-65页 |
4.4 本章小结 | 第65-67页 |
第5章 总结与展望 | 第67-69页 |
5.1 工作总结 | 第67-68页 |
5.2 创新点 | 第68页 |
5.3 工作展望 | 第68-69页 |
参考文献 | 第69-73页 |
致谢 | 第73-75页 |
作者简历及攻读学位期间发表的学术论文与研究成果 | 第75页 |