首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

应用动态器件匹配与低功耗鉴相技术的全数字相位跟踪锁定机制

摘要第3-4页
ABSTRACT第4页
第一章 绪论第7-14页
    1.1 选题意义第7页
    1.2 全数字锁相环研究现状第7-10页
    1.3 论文的研究内容和贡献第10-11页
    1.4 论文结构第11-12页
    参考文献第12-14页
第二章 全数字锁相环的架构与工作原理第14-19页
    2.1 传统全数字锁相环的基本架构第14-15页
    2.2 传统全数字锁相环的工作原理第15-17页
    2.3 本文设计的传统全数字锁相环的基本架构第17页
    2.4 本章小结第17-18页
    参考文献第18-19页
第三章 低功耗数字鉴相器设计第19-23页
    3.1 传统结构的数字鉴相器第19-20页
    3.2 改进之后的数字鉴相算法设计第20页
    3.3 基于低功耗算法的数字鉴相器设计第20-21页
    3.4 本章小结第21-22页
    参考文献第22-23页
第四章 低通滤波器与比例积分单元设计第23-26页
    4.1 低通滤波器设计第23-24页
    4.2 比例积分单元设计第24-25页
    4.3 本章小结第25页
    参考文献第25-26页
第五章 动态器件匹配单元设计第26-31页
    5.1 本设计中的动态器件匹配算法第27-28页
    5.2 动态器件匹配算法的电路实现第28-29页
    5.3 本章小结第29页
    参考文献第29-31页
第六章 SIGMA-DELTA调制器设计第31-36页
    6.1 SIGMA-DELTA调制器基本原理第31-33页
    6.2 SIGMA-DELTA调制器常用结构第33页
    6.3 本设计中采用的SIGMA-DELTA调制器第33-34页
    6.4 本章小结第34-35页
    参考文献第35-36页
第七章 传输函数推导与环路仿真,测试结果第36-55页
    7.1 相位跟踪锁定机制的传输函数推导第36-38页
    7.2 相关仿真结果与讨论第38-40页
    7.3 芯片实现方案与相关测试结果第40-53页
        7.3.1 芯片实现方案第40-41页
        7.3.2 芯片测试方案第41-45页
        7.3.3 芯片测试结果第45-53页
    7.4 本章小结第53-54页
    参考文献第54-55页
第八章 总结与展望第55-58页
    8.1 总结第55-57页
    8.2 展望第57-58页
硕士学位期间的研究成果第58-59页
致谢第59-61页

论文共61页,点击 下载论文
上一篇:无线传感网修复算法研究
下一篇:TD-LTE系统中MIMO检测技术研究