| 摘要 | 第3-4页 |
| ABSTRACT | 第4页 |
| 第一章 绪论 | 第7-14页 |
| 1.1 选题意义 | 第7页 |
| 1.2 全数字锁相环研究现状 | 第7-10页 |
| 1.3 论文的研究内容和贡献 | 第10-11页 |
| 1.4 论文结构 | 第11-12页 |
| 参考文献 | 第12-14页 |
| 第二章 全数字锁相环的架构与工作原理 | 第14-19页 |
| 2.1 传统全数字锁相环的基本架构 | 第14-15页 |
| 2.2 传统全数字锁相环的工作原理 | 第15-17页 |
| 2.3 本文设计的传统全数字锁相环的基本架构 | 第17页 |
| 2.4 本章小结 | 第17-18页 |
| 参考文献 | 第18-19页 |
| 第三章 低功耗数字鉴相器设计 | 第19-23页 |
| 3.1 传统结构的数字鉴相器 | 第19-20页 |
| 3.2 改进之后的数字鉴相算法设计 | 第20页 |
| 3.3 基于低功耗算法的数字鉴相器设计 | 第20-21页 |
| 3.4 本章小结 | 第21-22页 |
| 参考文献 | 第22-23页 |
| 第四章 低通滤波器与比例积分单元设计 | 第23-26页 |
| 4.1 低通滤波器设计 | 第23-24页 |
| 4.2 比例积分单元设计 | 第24-25页 |
| 4.3 本章小结 | 第25页 |
| 参考文献 | 第25-26页 |
| 第五章 动态器件匹配单元设计 | 第26-31页 |
| 5.1 本设计中的动态器件匹配算法 | 第27-28页 |
| 5.2 动态器件匹配算法的电路实现 | 第28-29页 |
| 5.3 本章小结 | 第29页 |
| 参考文献 | 第29-31页 |
| 第六章 SIGMA-DELTA调制器设计 | 第31-36页 |
| 6.1 SIGMA-DELTA调制器基本原理 | 第31-33页 |
| 6.2 SIGMA-DELTA调制器常用结构 | 第33页 |
| 6.3 本设计中采用的SIGMA-DELTA调制器 | 第33-34页 |
| 6.4 本章小结 | 第34-35页 |
| 参考文献 | 第35-36页 |
| 第七章 传输函数推导与环路仿真,测试结果 | 第36-55页 |
| 7.1 相位跟踪锁定机制的传输函数推导 | 第36-38页 |
| 7.2 相关仿真结果与讨论 | 第38-40页 |
| 7.3 芯片实现方案与相关测试结果 | 第40-53页 |
| 7.3.1 芯片实现方案 | 第40-41页 |
| 7.3.2 芯片测试方案 | 第41-45页 |
| 7.3.3 芯片测试结果 | 第45-53页 |
| 7.4 本章小结 | 第53-54页 |
| 参考文献 | 第54-55页 |
| 第八章 总结与展望 | 第55-58页 |
| 8.1 总结 | 第55-57页 |
| 8.2 展望 | 第57-58页 |
| 硕士学位期间的研究成果 | 第58-59页 |
| 致谢 | 第59-61页 |