摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-15页 |
1.1 引言 | 第9-10页 |
1.2 相关技术的发展及国内外研究现状 | 第10-13页 |
1.2.1 SC-FDE单载波频域均衡系统的发展及应用 | 第10-11页 |
1.2.2 STBC码概述 | 第11页 |
1.2.3 FFT处理器的研究现状 | 第11-12页 |
1.2.4 FPGA的发展现状和应用 | 第12-13页 |
1.3 论文结构安排 | 第13-15页 |
第二章 MIMO SC-FDE系统的原理与设计 | 第15-31页 |
2.1 空时块编码STBC | 第15-18页 |
2.1.1 STBC编码方法及原理 | 第15-17页 |
2.1.2 STBC的译码方式及原理 | 第17-18页 |
2.2 SC-FDE的原理 | 第18-22页 |
2.3 低信噪比下MIMO SC-FDE系统的设计 | 第22-29页 |
2.3.1 发送端设计 | 第22-24页 |
2.3.2 接收端设计 | 第24-26页 |
2.3.3 系统仿真与结果分析 | 第26-29页 |
2.4 本章小结 | 第29-31页 |
第三章 FPGA技术与Xilinx Virtex-6系列器件 | 第31-39页 |
3.1 FPGA技术概述 | 第31-34页 |
3.1.1 FPGA的基本结构 | 第31-33页 |
3.1.2 FPGA具备可编程能力的原因 | 第33-34页 |
3.2 Xilinx Virtex-6系列FPGA介绍 | 第34-35页 |
3.3 数的表示和运算 | 第35-38页 |
3.3.1 浮点数的表示 | 第35-36页 |
3.3.2 定点数的表示 | 第36-37页 |
3.3.3 定点数的截位与饱和处理 | 第37-38页 |
3.4 本章小结 | 第38-39页 |
第四章 1024点FFT处理器设计 | 第39-55页 |
4.1 离散傅里叶变换 | 第39-40页 |
4.2 FFT算法分析 | 第40-44页 |
4.2.1 基-2FFT算法 | 第40-42页 |
4.2.2 按时间抽取的基-2FFT运算规律 | 第42-43页 |
4.2.3 本课题中采用的FFT算法 | 第43-44页 |
4.3 FFT处理器的实现结构 | 第44-46页 |
4.3.1 Burst I/O结构的FFT处理器 | 第44-45页 |
4.3.2 Pipeline,Streaming I/O结构的FFT处理器 | 第45-46页 |
4.3.3 块浮点算法的原理 | 第46页 |
4.4 FFT整体结构设计 | 第46-53页 |
4.4.1 数据预处理单元 | 第48页 |
4.4.2 总体控制单元 | 第48-51页 |
4.4.3 截位处理单元 | 第51-52页 |
4.4.4 基-2蝶形运算单元 | 第52页 |
4.4.5 溢出检测单元 | 第52页 |
4.4.6 数据输出单元 | 第52-53页 |
4.5 FPGA资源使用情况与功能仿真 | 第53页 |
4.6 本章小结 | 第53-55页 |
第五章 MIMO SC-FDE系统的FPGA实现 | 第55-63页 |
5.1 接收机符号级处理总体设计 | 第55-56页 |
5.2 FFT变换模块详细设计 | 第56-57页 |
5.3 空时译码模块详细设计 | 第57-59页 |
5.4 频域均衡模块详细设计 | 第59-60页 |
5.5 室内测试与野外测试 | 第60-62页 |
5.5.1 室内测试 | 第60-61页 |
5.5.2 野外测试 | 第61-62页 |
5.6 本章小结 | 第62-63页 |
第六章 总结与展望 | 第63-65页 |
参考文献 | 第65-69页 |
致谢 | 第69页 |