基于DSP+ARM构架的DSO处理系统硬件设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 本文研究背景和意义 | 第10页 |
1.2 国内外发展现状 | 第10-11页 |
1.3 本文的主要贡献与创新 | 第11-12页 |
1.4 本文主要设计任务和论文结构 | 第12-14页 |
第二章 总体方案设计 | 第14-26页 |
2.1 数字示波器的总体方案设计 | 第14-16页 |
2.2 处理系统的总体方案设计 | 第16-20页 |
2.2.1 DSP模块的设计 | 第16-17页 |
2.2.2 ARM模块的设计 | 第17-18页 |
2.2.3 FPGA模块的设计 | 第18-20页 |
2.3 处理系统关键器件的选型 | 第20-25页 |
2.3.1 ARM核心板的选择 | 第20-22页 |
2.3.2 显存SRAM芯片的选型 | 第22-23页 |
2.3.3 FPGA芯片的选型 | 第23-25页 |
2.4 本章小结 | 第25-26页 |
第三章 处理系统接口硬件设计 | 第26-39页 |
3.1 处理系统DSP模块的接口硬件设计 | 第26-30页 |
3.1.1 前端USB接口硬件设计 | 第26-28页 |
3.1.2 后端USB DEVICE功能硬件设计 | 第28-30页 |
3.2 处理系统ARM模块的接口硬件设计 | 第30-38页 |
3.2.1 以太网接口硬件设计 | 第30-34页 |
3.2.2 后端USB HOST功能硬件设计 | 第34-36页 |
3.2.3 ARM相关的其他硬件设计 | 第36-38页 |
3.3 本章小结 | 第38-39页 |
第四章 处理系统FPGA模块硬件设计 | 第39-60页 |
4.1 LCD的显示控制设计 | 第39-46页 |
4.1.1 LCD硬件电路设计 | 第39-40页 |
4.1.2 LCD的时序控制 | 第40-43页 |
4.1.3 显存的控制 | 第43-46页 |
4.2 VGA接口硬件设计 | 第46-48页 |
4.3 DSP与ARM通信设计 | 第48-59页 |
4.3.1 DSP与ARM通信硬件设计 | 第48-51页 |
4.3.2 DSP与ARM通信流程 | 第51-56页 |
4.3.3 FPGA相关逻辑设计 | 第56-59页 |
4.4 本章小结 | 第59-60页 |
第五章 处理系统电源供电方案设计 | 第60-66页 |
5.1 处理系统供电需求 | 第60-62页 |
5.2 处理系统供电方案设计 | 第62-63页 |
5.3 处理系统上电控制设计 | 第63-65页 |
5.4 本章小结 | 第65-66页 |
第六章 处理系统调试与功能验证 | 第66-78页 |
6.1 处理系统主要硬件电路调试 | 第66-69页 |
6.1.1 电源调试 | 第66页 |
6.1.2 DSP调试 | 第66-67页 |
6.1.3 ARM调试 | 第67-68页 |
6.1.4 FPGA调试 | 第68-69页 |
6.2 处理系统功能验证 | 第69-77页 |
6.2.1 DSP模块接口功能验证 | 第69-71页 |
6.2.1.1 前端USB接口功能验证 | 第69-70页 |
6.2.1.2 后端USB DEVICE功能验证 | 第70-71页 |
6.2.2 ARM模块接口功能验证 | 第71-74页 |
6.2.2.1 以太网接口功能验证 | 第71-73页 |
6.2.2.2 后端USB HOST功能验证 | 第73-74页 |
6.2.3 FPGA模块功能验证 | 第74-77页 |
6.2.3.1 LCD的显示与VGA接口功能验证 | 第74-75页 |
6.2.3.2 DSP与ARM通信验证 | 第75-77页 |
6.3 本章小结 | 第77-78页 |
第七章 结论与展望 | 第78-80页 |
7.1 结论 | 第78页 |
7.2 展望 | 第78-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-83页 |
附录 | 第83-86页 |
个人所获奖励与研究成果 | 第86-87页 |