基于FPGA的高吞吐率CCMP协议的研究与实现
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-13页 |
| 1.1 课题研究背景及意义 | 第8-9页 |
| 1.2 国内外研究动态 | 第9-11页 |
| 1.3 本文的主要工作 | 第11页 |
| 1.4 本文的组织结构 | 第11-13页 |
| 2 CCMP协议背景研究 | 第13-26页 |
| 2.1 CCMP协议概述 | 第13页 |
| 2.2 CCMP协议处理机制 | 第13-15页 |
| 2.3 CCMP协议输入项 | 第15-17页 |
| 2.4 AES-CCM算法简介 | 第17-25页 |
| 2.5 本章小结 | 第25-26页 |
| 3 CCMP协议的硬件架构设计与子模块实现 | 第26-48页 |
| 3.1 总体架构设计 | 第26-30页 |
| 3.2 高性能AES加密模块设计 | 第30-37页 |
| 3.3 AES_CCM模块设计 | 第37-41页 |
| 3.4 格式化模块设计 | 第41-46页 |
| 3.5 主控模块设计 | 第46-47页 |
| 3.6 本章小结 | 第47-48页 |
| 4 仿真验证与性能分析 | 第48-58页 |
| 4.1 行为级仿真 | 第48-52页 |
| 4.2 在线调试验证 | 第52-54页 |
| 4.3 性能分析 | 第54-55页 |
| 4.4 性能比较 | 第55-57页 |
| 4.5 本章小结 | 第57-58页 |
| 5 总结与展望 | 第58-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-65页 |
| 附录 攻读硕士学位期间发表论文 | 第65页 |