基于FPGA的概率电路仿真方法研究
摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-12页 |
1.1 PCMOS及相关技术的产生与发展 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 本文的主要研究内容与贡献 | 第10页 |
1.4 本论文主要工作及组织结构 | 第10-12页 |
2 概率电路的基本模型 | 第12-21页 |
2.1 概率电路开关概述 | 第12-14页 |
2.2 概率电路开关模型 | 第14-16页 |
2.3 门电路概率模型 | 第16-19页 |
2.4 概率门电路能耗模型与传输时延 | 第19-20页 |
2.5 本章小结 | 第20-21页 |
3 概率电路建模方法研究 | 第21-44页 |
3.1 仿真速度分析 | 第21-23页 |
3.2 单级算法概述及基本模型 | 第23-25页 |
3.3 单级模型仿真与电路规模分析 | 第25-30页 |
3.4 多级算法概述与模型构建 | 第30-33页 |
3.5 改进算法的仿真与结果分析 | 第33-43页 |
3.6 本章小结 | 第43-44页 |
4 概率模块错误调整算法研究 | 第44-55页 |
4.1 三步矩阵构建法 | 第44-46页 |
4.2 基于最速下降与二分法改造的概率调整算法 | 第46-51页 |
4.3 两种算法仿真与对比 | 第51-54页 |
4.4 本章小结 | 第54-55页 |
5 总结与展望 | 第55-57页 |
5.1 论文工作总结 | 第55页 |
5.2 工作展望 | 第55-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-62页 |
附录 英文缩写对照表 | 第62页 |