摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第10-15页 |
1.1 课题研究背景和意义 | 第10-11页 |
1.2 研究现状 | 第11-13页 |
1.2.1 语音识别算法的发展现状 | 第11-12页 |
1.2.2 语音识别硬件平台的研究 | 第12-13页 |
1.3 本文的主要工作和章节架构 | 第13-15页 |
第二章 语音识别系统基本理论 | 第15-33页 |
2.1 语音识别系统 | 第15-21页 |
2.1.1 语音信号的预处理 | 第15-17页 |
2.1.2 声学特征提取 | 第17-19页 |
2.1.3 声学模型 | 第19-20页 |
2.1.4 语言模型 | 第20-21页 |
2.1.5 解码器 | 第21页 |
2.2 基于GMM-HMM算法的语音识别算法 | 第21-32页 |
2.2.1 隐马尔可夫模型 | 第21-24页 |
2.2.2 孤立词识别模型 | 第24-26页 |
2.2.3 混合高斯模型 | 第26-29页 |
2.2.4 维特比解码 | 第29-32页 |
2.3 本章小结 | 第32-33页 |
第三章 FPGA系统板级设计 | 第33-48页 |
3.1 系统电路总体框架 | 第33-36页 |
3.1.1 FPGA芯片选型 | 第34-35页 |
3.1.2 处理器核选型 | 第35-36页 |
3.2 电路模块设计及原理 | 第36-47页 |
3.2.1 系统电源、时钟与复位电路 | 第37-38页 |
3.2.2 语音信号采集模块 | 第38页 |
3.2.3 A/D采样电路 | 第38-41页 |
3.2.4 RS232串口、SPI FLASH和I2C电路 | 第41-42页 |
3.2.5 Kintex-7 外围电路设计 | 第42-43页 |
3.2.6 JTAG下载电路 | 第43-45页 |
3.2.7 模式切换电路设计 | 第45-46页 |
3.2.8 SRAM模块设计 | 第46-47页 |
3.3 本章小结 | 第47-48页 |
第四章 片上系统逻辑设计 | 第48-64页 |
4.1 系统总体架构设计 | 第48-63页 |
4.1.1 CPU系统 | 第49-51页 |
4.1.2 片上总线和总线译码器 | 第51-54页 |
4.1.3 时钟和复位设计 | 第54-56页 |
4.1.4 SPI FLASH接口及程序下载与载入 | 第56-57页 |
4.1.5 ADC控制器 | 第57-58页 |
4.1.6 软件程序设计 | 第58-60页 |
4.1.7 数据传输DMA模块设计 | 第60-63页 |
4.2 本章小结 | 第63-64页 |
第五章 系统的仿真测试和性能分析 | 第64-78页 |
5.1 功能仿真 | 第64-71页 |
5.1.1 APB总线和I2C | 第66-68页 |
5.1.2 看门狗模块 | 第68-69页 |
5.1.3 SPI Master模块 | 第69-71页 |
5.2 板级测试 | 第71-74页 |
5.3 片上资源利用率 | 第74页 |
5.4 语音识别测试 | 第74-77页 |
5.4.1 识别率测试 | 第74-76页 |
5.4.2 耗时分析 | 第76-77页 |
5.5 本章小结 | 第77-78页 |
结论与展望 | 第78-80页 |
结论 | 第78-79页 |
展望 | 第79-80页 |
参考文献 | 第80-84页 |
攻读硕士学位期间取得的研究成果 | 第84-85页 |
致谢 | 第85-86页 |
附件 | 第86页 |