摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 引言 | 第6-12页 |
1.1 FPGA简介 | 第6-8页 |
1.2 FPGA的CAD软件系统 | 第8-11页 |
1.3 本文主要工作 | 第11页 |
1.4 论文组织结构 | 第11-12页 |
第二章 研究背景 | 第12-18页 |
2.1 静态时序分析工具简介 | 第12-17页 |
2.1.1 Timing Analyzer | 第13-14页 |
2.1.2 TimeQuest Timing Analysis | 第14-15页 |
2.1.3 PrimeTime | 第15-16页 |
2.1.4 Encounter Timing System | 第16-17页 |
2.2 本章小结 | 第17-18页 |
第三章 FPGA的静态时序分析 | 第18-32页 |
3.1 FPGA的电路结构建模 | 第18-24页 |
3.1.1 FPGA的基本架构 | 第19页 |
3.1.2 FPGA可编程逻辑单元建模 | 第19-21页 |
3.1.3 FPGA可编程互连单元建模 | 第21-24页 |
3.2 延时计算 | 第24-30页 |
3.2.1 互连线网延时 | 第24-28页 |
3.2.2 关键路径延时 | 第28-30页 |
3.3 软件系统简介 | 第30-31页 |
3.4 本章小结 | 第31-32页 |
第四章 FPGA的互连资源时序库 | 第32-41页 |
4.1 STA互连资源时序库 | 第32-33页 |
4.2 建立STA互连资源时序库 | 第33-39页 |
4.3 本章小结 | 第39-41页 |
第五章 实验结果 | 第41-48页 |
5.1 STA模块的自动化测试 | 第41-46页 |
5.2 STA分析结果与HSpice对比 | 第46-48页 |
第六章 总结与展望 | 第48-50页 |
6.1 工作总结 | 第48页 |
6.2 工作展望 | 第48-50页 |
参考文献 | 第50-52页 |
致谢 | 第52-53页 |