摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 论文背景 | 第9-10页 |
1.2 国内外研究现状 | 第10-11页 |
1.3 论文主要工作 | 第11-12页 |
1.4 论文内容概述 | 第12-13页 |
第二章 全集成抗阻塞射频前端概述 | 第13-27页 |
2.1 射频接收机的主要性能参数 | 第13-19页 |
2.1.1 反射系数 | 第13-14页 |
2.1.2 噪声系数和灵敏度 | 第14-15页 |
2.1.3 线性度与无杂散动态范围 | 第15-19页 |
2.2 全集成抗阻塞射频前端经典结构 | 第19-25页 |
2.2.1 阻塞信号抵消结构 | 第19-20页 |
2.2.2 多路滤波结构 | 第20-23页 |
2.2.3 无低噪声放大器结构 | 第23-25页 |
2.3 本章小结 | 第25-27页 |
第三章 2.4GHz全集成抗阻塞射频前端电路设计 | 第27-51页 |
3.1 2.4GHz全集成抗阻塞射频接收前端的整体结构设计 | 第27-28页 |
3.1.1 全集成抗阻塞射频接收前端的结构分析 | 第27-28页 |
3.1.2 全集成抗阻塞射频接收前端的结构方案 | 第28页 |
3.2 低噪声放大器的设计 | 第28-36页 |
3.2.1 低噪声放大器电路结构比较 | 第29-33页 |
3.2.2 低噪声放大器电路设计 | 第33-36页 |
3.3 射频抗阻塞放大器的设计 | 第36-41页 |
3.3.1 射频抗阻塞放大器设计 | 第36-38页 |
3.3.2 射频抗阻塞放大器优化 | 第38-41页 |
3.4 下混频器的设计 | 第41-46页 |
3.4.1 下混频器结构的性能比较 | 第41-46页 |
3.4.2 下混频器电路设计 | 第46页 |
3.5 2.4GHz全集成抗阻塞射频接收前端的联合前仿真 | 第46-49页 |
3.6 本章小结 | 第49-51页 |
第四章 版图设计和后仿真验证 | 第51-61页 |
4.1 射频接收前端的版图设计 | 第51-54页 |
4.1.1 射频模拟版图设计 | 第51-53页 |
4.1.2 全集成抗阻塞射频接收前端版图 | 第53-54页 |
4.2 全集成抗阻塞射频接收前端后仿真验证 | 第54-58页 |
4.3 本章小结 | 第58-61页 |
第五章 总结与展望 | 第61-63页 |
5.1 总结 | 第61-62页 |
5.2 展望 | 第62-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-69页 |
作者简介 | 第69页 |