HEVC熵编码器的VLSI架构设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第1章 绪论 | 第11-17页 |
1.1 课题研究背景 | 第11-13页 |
1.1.1 超高清视频的编码需求 | 第11-12页 |
1.1.2 视频编码标准的发展历程 | 第12-13页 |
1.2 研究内容与意义 | 第13-14页 |
1.3 课题研究现状 | 第14-15页 |
1.4 本文主要工作与论文结构安排 | 第15-17页 |
1.4.1 本文主要工作 | 第15-16页 |
1.4.2 论文结构安排 | 第16-17页 |
第2章 HEVC编码技术 | 第17-25页 |
2.1 HEVC编码框架 | 第17-20页 |
2.1.1 HEVC编码过程 | 第17-18页 |
2.1.2 HEVC编码单元 | 第18-20页 |
2.2 HEVC关键技术 | 第20-23页 |
2.2.1 预测编码 | 第20-21页 |
2.2.2 变换和量化 | 第21页 |
2.2.3 环路后处理 | 第21-22页 |
2.2.4 熵编码 | 第22-23页 |
2.3 档次、级别和层 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
第3章 HEVC熵编码的算法与标准 | 第25-47页 |
3.1 熵编码的基本概念 | 第25页 |
3.2 算术编码算法 | 第25-30页 |
3.2.1 浮点算术编码 | 第26-28页 |
3.2.2 固定精度的算术编码 | 第28-30页 |
3.3 HEVC中的熵编码 | 第30-44页 |
3.3.1 CABAC编码过程 | 第30-31页 |
3.3.2 二值化 | 第31-33页 |
3.3.3 上下文模型与上下文建模 | 第33-37页 |
3.3.4 二元算术编码 | 第37-44页 |
3.4 熵编码的吞吐瓶颈分析 | 第44-45页 |
3.4.1 熵编码吞吐率的定义 | 第44页 |
3.4.2 熵编码算法的数据依赖 | 第44-45页 |
3.4.3 多二元符号并行处理 | 第45页 |
3.5 本章小结 | 第45-47页 |
第4章 熵编码器的VLSI架构设计 | 第47-67页 |
4.1 整体结构介绍 | 第47-48页 |
4.2 上下文初始化模块的设计 | 第48-49页 |
4.3 上下文存储更新模块的设计 | 第49-51页 |
4.4 二元算术编码器的设计 | 第51-66页 |
4.4.1 重归一化过程的设计 | 第51-52页 |
4.4.2 Range更新阶段的设计 | 第52-61页 |
4.4.3 Low更新阶段的设计 | 第61-63页 |
4.4.4 比特输出阶段的设计 | 第63-65页 |
4.4.5 二元算术编码器整体结构 | 第65-66页 |
4.5 本章小结 | 第66-67页 |
第5章 仿真验证与逻辑综合 | 第67-77页 |
5.1 主要模块功能仿真 | 第67-71页 |
5.1.1 上下文初始化模块的仿真 | 第67-68页 |
5.1.2 上下文存储更新模块的仿真 | 第68-69页 |
5.1.3 二元算术编码器的仿真 | 第69-71页 |
5.2 系统功能验证方法 | 第71-72页 |
5.3 FPGA实现结果 | 第72页 |
5.4 DC综合结果 | 第72-75页 |
5.5 本章小结 | 第75-77页 |
第6章 总结与展望 | 第77-79页 |
6.1 总结 | 第77-78页 |
6.2 展望 | 第78-79页 |
参考文献 | 第79-83页 |
致谢 | 第83-85页 |
在读期间发表的学术论文与取得的其他研究成果 | 第85页 |