首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

HEVC熵编码器的VLSI架构设计

摘要第5-6页
ABSTRACT第6-7页
第1章 绪论第11-17页
    1.1 课题研究背景第11-13页
        1.1.1 超高清视频的编码需求第11-12页
        1.1.2 视频编码标准的发展历程第12-13页
    1.2 研究内容与意义第13-14页
    1.3 课题研究现状第14-15页
    1.4 本文主要工作与论文结构安排第15-17页
        1.4.1 本文主要工作第15-16页
        1.4.2 论文结构安排第16-17页
第2章 HEVC编码技术第17-25页
    2.1 HEVC编码框架第17-20页
        2.1.1 HEVC编码过程第17-18页
        2.1.2 HEVC编码单元第18-20页
    2.2 HEVC关键技术第20-23页
        2.2.1 预测编码第20-21页
        2.2.2 变换和量化第21页
        2.2.3 环路后处理第21-22页
        2.2.4 熵编码第22-23页
    2.3 档次、级别和层第23-24页
    2.4 本章小结第24-25页
第3章 HEVC熵编码的算法与标准第25-47页
    3.1 熵编码的基本概念第25页
    3.2 算术编码算法第25-30页
        3.2.1 浮点算术编码第26-28页
        3.2.2 固定精度的算术编码第28-30页
    3.3 HEVC中的熵编码第30-44页
        3.3.1 CABAC编码过程第30-31页
        3.3.2 二值化第31-33页
        3.3.3 上下文模型与上下文建模第33-37页
        3.3.4 二元算术编码第37-44页
    3.4 熵编码的吞吐瓶颈分析第44-45页
        3.4.1 熵编码吞吐率的定义第44页
        3.4.2 熵编码算法的数据依赖第44-45页
        3.4.3 多二元符号并行处理第45页
    3.5 本章小结第45-47页
第4章 熵编码器的VLSI架构设计第47-67页
    4.1 整体结构介绍第47-48页
    4.2 上下文初始化模块的设计第48-49页
    4.3 上下文存储更新模块的设计第49-51页
    4.4 二元算术编码器的设计第51-66页
        4.4.1 重归一化过程的设计第51-52页
        4.4.2 Range更新阶段的设计第52-61页
        4.4.3 Low更新阶段的设计第61-63页
        4.4.4 比特输出阶段的设计第63-65页
        4.4.5 二元算术编码器整体结构第65-66页
    4.5 本章小结第66-67页
第5章 仿真验证与逻辑综合第67-77页
    5.1 主要模块功能仿真第67-71页
        5.1.1 上下文初始化模块的仿真第67-68页
        5.1.2 上下文存储更新模块的仿真第68-69页
        5.1.3 二元算术编码器的仿真第69-71页
    5.2 系统功能验证方法第71-72页
    5.3 FPGA实现结果第72页
    5.4 DC综合结果第72-75页
    5.5 本章小结第75-77页
第6章 总结与展望第77-79页
    6.1 总结第77-78页
    6.2 展望第78-79页
参考文献第79-83页
致谢第83-85页
在读期间发表的学术论文与取得的其他研究成果第85页

论文共85页,点击 下载论文
上一篇:动态可重构系统中任务调度与布局算法研究
下一篇:成人手膝爬行的肌肉协同分析