| 中文摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第一章 绪论 | 第8-17页 |
| ·引言 | 第8页 |
| ·课题背景 | 第8-9页 |
| ·课题的目标和研究的意义 | 第9页 |
| ·典型实例 | 第9-10页 |
| ·基于 USB 的数据采集系统 | 第9-10页 |
| ·利用 USB2.0 技术的高速双路数据采集系统 | 第10页 |
| ·基于 CY7C68013 的液晶驱动电路设计 | 第10页 |
| ·FPGA 与 USB2.0 发展动态 | 第10-13页 |
| ·国内发展趋势 | 第13-14页 |
| ·国外发展趋势 | 第14-15页 |
| ·本论文的主要工作 | 第15-17页 |
| 第二章 FPGA 介绍 | 第17-22页 |
| ·FPGA 工作原理 | 第17-18页 |
| ·FPGA 配置模式 | 第18页 |
| ·FPGA 的应用 | 第18-20页 |
| ·电路设计中 FPGA 的应用 | 第18-19页 |
| ·产品设计中 FPGA 的应用 | 第19页 |
| ·系统级应用 | 第19-20页 |
| ·FPGA 芯片配置 | 第20页 |
| ·FPGA 的优势 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 USB 2.0 接口芯片 CY7C68013 | 第22-30页 |
| ·USB 2.0 国内外发展状况 | 第22-23页 |
| ·CY7C68013 芯片简介 | 第23页 |
| ·USB2.0 接口芯片 CY7C68013 的内部结构 | 第23-24页 |
| ·CY7C68013 的特点 | 第24-25页 |
| ·CY7C68013 的端点及对端点缓冲区的存取 | 第25-27页 |
| ·控制端点 EP0 | 第25-26页 |
| ·小端点 EP1 | 第26页 |
| ·大端点 EP2,EP4,EP6 和 EP8 | 第26页 |
| ·USB 端点缓冲区的访问 | 第26-27页 |
| ·CY7C68013 自动指针 | 第27页 |
| ·CY7C68013 唤醒机制 | 第27页 |
| ·CY7C68013 的枚举和重枚举 | 第27-28页 |
| ·CY7C68013 三种接口模式 | 第28-29页 |
| ·I / O 模式 | 第28页 |
| ·Slave FIFO 模式 | 第28页 |
| ·GPIF 模式 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 第四章 基于 Verilog 的 FPGA 与 USB 2.0 高速接口 | 第30-45页 |
| ·系统硬件模块设计 | 第30-32页 |
| ·控制器 CY7C68013 | 第30-31页 |
| ·CY7C68013 结构特点 | 第31-32页 |
| ·系统软件模块设计 | 第32-35页 |
| ·USB 固件程序设计 | 第32-33页 |
| ·FPGA 控制程序的设计 | 第33-35页 |
| ·接口的 Verilog HDL 编程实现 | 第35-44页 |
| ·异步 FIFO 读数据的实现 | 第35-39页 |
| ·利用 FIFO 端口异步写数据 | 第39-44页 |
| ·本章小结 | 第44-45页 |
| 结论 | 第45-46页 |
| 参考文献 | 第46-51页 |
| 致谢 | 第51页 |