| 摘要 | 第1-6页 |
| ABSTRACT | 第6-8页 |
| 目录 | 第8-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题的背景 | 第10页 |
| ·研究现状和意义 | 第10-13页 |
| ·研究现状 | 第10-12页 |
| ·研究意义 | 第12-13页 |
| ·论文章节安排 | 第13-14页 |
| 第二章 系统关键技术研究 | 第14-23页 |
| ·系统关键技术 | 第14-22页 |
| ·交换体制选择 | 第14-20页 |
| ·IP/ATM 结合技术体制 | 第20-22页 |
| ·系统硬件平台设计 | 第22页 |
| ·处理器平台选择 | 第22页 |
| ·操作系统选择 | 第22页 |
| ·本章小结 | 第22-23页 |
| 第三章 基于 MPC8260 和 VxWorks 系统的硬件设计 | 第23-36页 |
| ·MPC8260 通信模块硬件设计 | 第23-30页 |
| ·存储器设计 | 第24-26页 |
| ·以太网接口硬件设计 | 第26-28页 |
| ·ATM UTOPIA 接口硬件设计 | 第28-30页 |
| ·串口设计 | 第30页 |
| ·E1 接口硬件设计 | 第30-32页 |
| ·BSP 设计 | 第32-35页 |
| ·本章小结 | 第35-36页 |
| 第四章 基于 MPC8260 和 VxWorks 的驱动设计 | 第36-50页 |
| ·网络驱动设计 | 第36-40页 |
| ·MPC8260 的 FCC1 以太网模块 | 第36-37页 |
| ·以太网驱动设计 | 第37-40页 |
| ·HDLC 驱动设计 | 第40-43页 |
| ·MPC8260 的 SCC/MCC HDLC 模块 | 第40-41页 |
| ·驱动模块设计 | 第41-43页 |
| ·SAR 驱动设计 | 第43-49页 |
| ·MPC8260 的 FCC2 SAR 模块 | 第43-44页 |
| ·SAR 驱动模块设计 | 第44-49页 |
| ·本章小结 | 第49-50页 |
| 第五章 基于 MPC8260 和 VxWorks 的通信软件设计 | 第50-71页 |
| ·软件总体架构 | 第50-51页 |
| ·单元模块设计 | 第51-60页 |
| ·控制交换单元设计 | 第51-54页 |
| ·以太网接口单元设计 | 第54-58页 |
| ·E1 接口单元设计 | 第58-60页 |
| ·IP 业务数据转发机制优化 | 第60-66页 |
| ·快速转发机制 | 第61-63页 |
| ·E1 接口转发机制优化 | 第63-66页 |
| ·转发效率测试 | 第66-70页 |
| ·以太网口间转发效率 | 第67-68页 |
| ·E1 口间转发效率 | 第68-70页 |
| ·本章小结 | 第70-71页 |
| 第六章 总结与展望 | 第71-72页 |
| ·总结 | 第71页 |
| ·展望 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-75页 |
| 攻硕期间取得的研究成果 | 第75-76页 |