摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-14页 |
·课题背景和意义 | 第8-9页 |
·NAND Flash 简介及其 ECC 发展和现状 | 第9-11页 |
·BCH 码简介 | 第11-12页 |
·本文的主要内容和结构安排 | 第12-14页 |
2 BCH 码的理论基础 | 第14-23页 |
·有限域的概念 | 第14-16页 |
·BCH 纠错码基本理论 | 第16-17页 |
·BCH 纠错码编码原理 | 第17-18页 |
·BCH 纠错码译码原理 | 第18-21页 |
·本章小结 | 第21-23页 |
3 BCH 编码器设计 | 第23-33页 |
·BCH 码的参数设计 | 第23-25页 |
·BCH 编码器设计 | 第25-31页 |
·本章小结 | 第31-33页 |
4 BCH 译码器设计 | 第33-48页 |
·分组预取译码 | 第33-35页 |
·BCH 译码器设计 | 第35-47页 |
·本章小结 | 第47-48页 |
5 BCH 编译码器的仿真测试与分析 | 第48-55页 |
·测试环境 | 第48页 |
·BCH 编码器测试结果与分析 | 第48-49页 |
·BCH 译码器测试结果与分析 | 第49-54页 |
·本章小结 | 第54-55页 |
6 总结与展望 | 第55-57页 |
·全文总结 | 第55-56页 |
·研究展望 | 第56-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-61页 |