| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 绪论 | 第8-14页 |
| ·课题背景 | 第8-10页 |
| ·频率合成技术 | 第8-9页 |
| ·SOPC 系统简介 | 第9-10页 |
| ·任意波形发生器 | 第10-11页 |
| ·任意波形发生器概述 | 第10-11页 |
| ·任意波形发生器的研究现状 | 第11页 |
| ·课题任务 | 第11-12页 |
| ·论文安排 | 第12-14页 |
| 第2章 系统总体方案 | 第14-19页 |
| ·系统方案设计 | 第14-15页 |
| ·FPGA 简介 | 第15-16页 |
| ·硬件描述语言 VHDL | 第16-17页 |
| ·PLD 开发软件 Quartus Ⅱ | 第17-18页 |
| ·本章小结 | 第18-19页 |
| 第3章 DDS 模块的设计与实现 | 第19-28页 |
| ·直接数字频率合成技术的原理 | 第19-20页 |
| ·直接数字频率合成技术的特点 | 第20-21页 |
| ·DDS 模块各部分的设计 | 第21-26页 |
| ·本章小结 | 第26-28页 |
| 第4章 系统硬件电路的设计 | 第28-40页 |
| ·硬件模块设计 | 第28-30页 |
| ·配置电路与 JTAG | 第30-31页 |
| ·外扩 SDRAM | 第31-34页 |
| ·离散波形数据的提取 | 第34-38页 |
| ·本章小结 | 第38-40页 |
| 第5章 基于 NIOS Ⅱ 的 SOPC 系统的构建 | 第40-61页 |
| ·NIOS Ⅱ 系统简介 | 第41-43页 |
| ·NIOS Ⅱ 处理器的特点 | 第41-42页 |
| ·NIOS Ⅱ 外围接口 | 第42-43页 |
| ·Avalon 交换结构总线 | 第43-46页 |
| ·硬件部分开发 | 第46-52页 |
| ·软件部分开发 | 第52-59页 |
| ·本章小结 | 第59-61页 |
| 第6章 系统软硬件调试 | 第61-72页 |
| ·功能仿真及硬件调试 | 第61-65页 |
| ·ModelSim 软件仿真 | 第61-64页 |
| ·硬件电路调试 | 第64-65页 |
| ·软件调试 | 第65-69页 |
| ·系统性能分析 | 第69-70页 |
| ·本章小结 | 第70-72页 |
| 结论 | 第72-74页 |
| 参考文献 | 第74-78页 |
| 致谢 | 第78页 |