10位100MSPS CMOS折叠内插式A/D转换器设计
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-14页 |
·概述 | 第8页 |
·高速高精度模数转换器的应用 | 第8-10页 |
·数字示波器 | 第8-9页 |
·调制解调器 | 第9页 |
·液晶显示驱动(LCD) | 第9-10页 |
·模数转换器的发展趋势 | 第10-11页 |
·论文的主要工作 | 第11-14页 |
第二章 高速ADC概述 | 第14-28页 |
·模拟信号的数字处理 | 第14-20页 |
·ADC工作原理 | 第14-15页 |
·采样过程 | 第15-18页 |
·量化过程 | 第18-19页 |
·理想ADC的信噪比 | 第19-20页 |
·编码 | 第20页 |
·ADC性能参数 | 第20-23页 |
·静态参数 | 第20-22页 |
·动态参数 | 第22-23页 |
·高速ADC简介 | 第23-26页 |
·Flash ADC | 第23-24页 |
·两步式(Two-step)ADC | 第24-25页 |
·流水线式(Pipeline)ADC | 第25页 |
·折叠式(Folding)ADC | 第25-26页 |
·本章小结 | 第26-28页 |
第三章 折叠内插ADC基本原理 | 第28-40页 |
·折叠技术 | 第28-34页 |
·折叠思想 | 第28-29页 |
·基本电路实现 | 第29-30页 |
·过零点检测 | 第30-31页 |
·流水级联折叠 | 第31-34页 |
·内插技术 | 第34-38页 |
·电阻内插原理 | 第34-35页 |
·电阻内插的误差分析 | 第35-37页 |
·电阻内插与滑动内插结合 | 第37-38页 |
·本章小结 | 第38-40页 |
第四章 折叠内插ADC的系统分析与设计 | 第40-54页 |
·折叠率与系统面积功耗 | 第40页 |
·折叠率与系统的静态性能 | 第40-43页 |
·折叠率与输入失调 | 第40-42页 |
·折叠率与折叠电路的线性度和增益 | 第42-43页 |
·折叠率与系统的动态性能 | 第43-46页 |
·折叠率与倍频效应 | 第43-44页 |
·折叠率与输出寄生负载 | 第44-46页 |
·系统性能改善措施 | 第46-50页 |
·3*3 级联折叠 | 第46-47页 |
·级间分布式采样保持 | 第47-48页 |
·失调平均技术 | 第48-50页 |
·系统总体结构 | 第50-52页 |
·本章小结 | 第52-54页 |
第五章 电路模块设计 | 第54-76页 |
·采样保持电路 | 第54-60页 |
·预防大阵列 | 第60-64页 |
·参考电压电阻网络 | 第64-66页 |
·折叠电路和级间分布式采样保持电路 | 第66-69页 |
·比较器电路 | 第69-71页 |
·编码电路和误差校正电路 | 第71-75页 |
·本章小结 | 第75-76页 |
第六章 整体仿真与版图实现 | 第76-82页 |
·整体仿真 | 第76-78页 |
·版图实现 | 第78-81页 |
·版图设计考虑 | 第78-79页 |
·电路版图 | 第79-81页 |
·本章小结 | 第81-82页 |
第七章 总结与展望 | 第82-84页 |
·总结 | 第82页 |
·工作展望 | 第82-84页 |
致谢 | 第84-86页 |
参考文献 | 第86-90页 |
研究成果 | 第90-91页 |