首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

10位100MSPS CMOS折叠内插式A/D转换器设计

摘要第1-4页
Abstract第4-8页
第一章 绪论第8-14页
   ·概述第8页
   ·高速高精度模数转换器的应用第8-10页
     ·数字示波器第8-9页
     ·调制解调器第9页
     ·液晶显示驱动(LCD)第9-10页
   ·模数转换器的发展趋势第10-11页
   ·论文的主要工作第11-14页
第二章 高速ADC概述第14-28页
   ·模拟信号的数字处理第14-20页
     ·ADC工作原理第14-15页
     ·采样过程第15-18页
     ·量化过程第18-19页
     ·理想ADC的信噪比第19-20页
     ·编码第20页
   ·ADC性能参数第20-23页
     ·静态参数第20-22页
     ·动态参数第22-23页
   ·高速ADC简介第23-26页
     ·Flash ADC第23-24页
     ·两步式(Two-step)ADC第24-25页
     ·流水线式(Pipeline)ADC第25页
     ·折叠式(Folding)ADC第25-26页
   ·本章小结第26-28页
第三章 折叠内插ADC基本原理第28-40页
   ·折叠技术第28-34页
     ·折叠思想第28-29页
     ·基本电路实现第29-30页
     ·过零点检测第30-31页
     ·流水级联折叠第31-34页
   ·内插技术第34-38页
     ·电阻内插原理第34-35页
     ·电阻内插的误差分析第35-37页
     ·电阻内插与滑动内插结合第37-38页
   ·本章小结第38-40页
第四章 折叠内插ADC的系统分析与设计第40-54页
   ·折叠率与系统面积功耗第40页
   ·折叠率与系统的静态性能第40-43页
     ·折叠率与输入失调第40-42页
     ·折叠率与折叠电路的线性度和增益第42-43页
   ·折叠率与系统的动态性能第43-46页
     ·折叠率与倍频效应第43-44页
     ·折叠率与输出寄生负载第44-46页
   ·系统性能改善措施第46-50页
     ·3*3 级联折叠第46-47页
     ·级间分布式采样保持第47-48页
     ·失调平均技术第48-50页
   ·系统总体结构第50-52页
   ·本章小结第52-54页
第五章 电路模块设计第54-76页
   ·采样保持电路第54-60页
   ·预防大阵列第60-64页
   ·参考电压电阻网络第64-66页
   ·折叠电路和级间分布式采样保持电路第66-69页
   ·比较器电路第69-71页
   ·编码电路和误差校正电路第71-75页
   ·本章小结第75-76页
第六章 整体仿真与版图实现第76-82页
   ·整体仿真第76-78页
   ·版图实现第78-81页
     ·版图设计考虑第78-79页
     ·电路版图第79-81页
   ·本章小结第81-82页
第七章 总结与展望第82-84页
   ·总结第82页
   ·工作展望第82-84页
致谢第84-86页
参考文献第86-90页
研究成果第90-91页

论文共91页,点击 下载论文
上一篇:高精度数据采集及DSP+FPGA高速信号处理硬件系统设计
下一篇:AlGaN/GaN高电子迁移率晶体管TCAD仿真研究