首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高速流水线DEM译码器及LVDS接收器设计

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-9页
   ·研究背景与研究目的第7-8页
   ·本文主要工作与组织结构第8-9页
第二章DEM 技术简介第9-21页
   ·DEM 的基本原理第9-12页
   ·几种常见的DEM 结构第12-14页
     ·完全随机DEM第12-13页
     ·部分随机DEM第13页
     ·噪声整形DEM第13-14页
     ·性能比较第14页
   ·低毛刺能量的DEM第14-19页
     ·状态控制DEM第14-16页
     ·硬件高效的DEM第16-19页
   ·本章小结第19-21页
第三章 高速流水线DEM 译码器的设计第21-37页
   ·电流舵DAC常见编码方式第21-22页
   ·经典温度计译码器第22-25页
   ·高速流水线DEM 译码器设计第25-35页
     ·DEM 译码器的算法实现第25-28页
     ·DEM 译码器的逻辑综合第28-30页
     ·DEM 译码器的物理设计第30-32页
     ·DEM 译码器的时序分析第32-35页
   ·本章小结第35-37页
第四章 LVDS简介第37-45页
   ·LVDS逻辑电平第37-40页
     ·LVDS的工作原理第37-38页
     ·LVDS的电气参数第38页
     ·LVDS的配置结构第38-40页
   ·LVDS与其他逻辑电平的比较第40-43页
     ·LVDS与单端逻辑电平的比较第40-41页
     ·LVDS与其他差分逻辑电平的比较第41-43页
   ·本章小结第43-45页
第五章 LVDS接收器设计第45-63页
   ·LVDS接收器的电路设计第45-55页
     ·预放大器电路设计第46-50页
     ·迟滞比较器电路设计第50-52页
     ·整形缓冲模块设计第52-53页
     ·接收器模拟结果第53-55页
   ·LVDS接收器的版图设计第55-61页
     ·实际版图的设计考虑第55-59页
     ·LVDS接收器的版图实现及模拟结果第59-61页
   ·本章小结第61-63页
第六章 总结与展望第63-65页
致谢第65-67页
参考文献第67-71页
研究成果第71-73页
附录A DC综合脚本第73-77页
附录B 静态时序分析脚本第77-81页
附录C LVDS IEEE1596.3 标准第81-83页

论文共83页,点击 下载论文
上一篇:多核网络处理器数据推拉总线协议关键技术设计与实现
下一篇:MCU IP核设计及其在ZigBee模块上的应用