高速流水线DEM译码器及LVDS接收器设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·研究背景与研究目的 | 第7-8页 |
| ·本文主要工作与组织结构 | 第8-9页 |
| 第二章DEM 技术简介 | 第9-21页 |
| ·DEM 的基本原理 | 第9-12页 |
| ·几种常见的DEM 结构 | 第12-14页 |
| ·完全随机DEM | 第12-13页 |
| ·部分随机DEM | 第13页 |
| ·噪声整形DEM | 第13-14页 |
| ·性能比较 | 第14页 |
| ·低毛刺能量的DEM | 第14-19页 |
| ·状态控制DEM | 第14-16页 |
| ·硬件高效的DEM | 第16-19页 |
| ·本章小结 | 第19-21页 |
| 第三章 高速流水线DEM 译码器的设计 | 第21-37页 |
| ·电流舵DAC常见编码方式 | 第21-22页 |
| ·经典温度计译码器 | 第22-25页 |
| ·高速流水线DEM 译码器设计 | 第25-35页 |
| ·DEM 译码器的算法实现 | 第25-28页 |
| ·DEM 译码器的逻辑综合 | 第28-30页 |
| ·DEM 译码器的物理设计 | 第30-32页 |
| ·DEM 译码器的时序分析 | 第32-35页 |
| ·本章小结 | 第35-37页 |
| 第四章 LVDS简介 | 第37-45页 |
| ·LVDS逻辑电平 | 第37-40页 |
| ·LVDS的工作原理 | 第37-38页 |
| ·LVDS的电气参数 | 第38页 |
| ·LVDS的配置结构 | 第38-40页 |
| ·LVDS与其他逻辑电平的比较 | 第40-43页 |
| ·LVDS与单端逻辑电平的比较 | 第40-41页 |
| ·LVDS与其他差分逻辑电平的比较 | 第41-43页 |
| ·本章小结 | 第43-45页 |
| 第五章 LVDS接收器设计 | 第45-63页 |
| ·LVDS接收器的电路设计 | 第45-55页 |
| ·预放大器电路设计 | 第46-50页 |
| ·迟滞比较器电路设计 | 第50-52页 |
| ·整形缓冲模块设计 | 第52-53页 |
| ·接收器模拟结果 | 第53-55页 |
| ·LVDS接收器的版图设计 | 第55-61页 |
| ·实际版图的设计考虑 | 第55-59页 |
| ·LVDS接收器的版图实现及模拟结果 | 第59-61页 |
| ·本章小结 | 第61-63页 |
| 第六章 总结与展望 | 第63-65页 |
| 致谢 | 第65-67页 |
| 参考文献 | 第67-71页 |
| 研究成果 | 第71-73页 |
| 附录A DC综合脚本 | 第73-77页 |
| 附录B 静态时序分析脚本 | 第77-81页 |
| 附录C LVDS IEEE1596.3 标准 | 第81-83页 |