适用于CT式安检机的数据传输基带单元的研究与实现
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-13页 |
1 引言 | 第13-17页 |
·CT式安检机发展现状 | 第13-14页 |
·EDA技术发展概述 | 第14-16页 |
·课题的意义、主要内容及目标 | 第16-17页 |
2 系统原理介绍 | 第17-37页 |
·CT式安检系统简介 | 第17-19页 |
·高速数据传输系统原理介绍 | 第19-21页 |
·BCH的主要原理 | 第21-34页 |
·BCH码的数学理论 | 第22-24页 |
·BCH编码原理 | 第24-26页 |
·BCH译码原理 | 第26-34页 |
·交织的基本原理 | 第34-37页 |
3 硬件实现 | 第37-49页 |
·硬件框图 | 第37-40页 |
·电源部分 | 第38-39页 |
·指示、拨位开关、测试点部分 | 第39页 |
·输入输出接口部分 | 第39页 |
·FPGA部分 | 第39页 |
·1032/1034A部分 | 第39-40页 |
·主要芯片介绍 | 第40-49页 |
·Cyclone器件简介 | 第40-44页 |
·HDMP1032/1034A芯片介绍 | 第44-49页 |
4 BCH码、交织的实现 | 第49-63页 |
·BCH码的实现 | 第49-60页 |
·BCH码型选择 | 第49页 |
·BCH编码实现 | 第49-53页 |
·BCH译码实现 | 第53-60页 |
·交织的实现 | 第60-63页 |
5 测试 | 第63-71页 |
·测试方案 | 第63-65页 |
·测试结果 | 第65-71页 |
6 结论 | 第71-75页 |
·性能总结 | 第71页 |
·最大传输速率的扩展 | 第71-72页 |
·代码风格总结 | 第72-73页 |
·高速PCB板设计总结 | 第73-75页 |
参考文献 | 第75-77页 |
附录A | 第77-78页 |
作者简历 | 第78-80页 |
学位论文数据集 | 第80页 |