| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 1 绪论 | 第10-13页 |
| ·研究背景及其意义 | 第10-11页 |
| ·研究的目的 | 第11-12页 |
| ·论文的结构 | 第12-13页 |
| 2 中频采样数字正交解调器原理及实现方法 | 第13-28页 |
| ·中频采样数字正交解调处理概述 | 第13页 |
| ·正交解调处理方法 | 第13-16页 |
| ·数字混频低通滤波法 | 第13-14页 |
| ·数字插值法 | 第14-15页 |
| ·Hilbert变换法 | 第15-16页 |
| ·技术途径及工程实现方法 | 第16-28页 |
| ·高速大动态A/D转换器电路设计 | 第16-18页 |
| ·数字正交解调电路的设计实现 | 第18-23页 |
| ·延时内插滤波器法 | 第18-20页 |
| ·NC0加低通滤波法 | 第20-23页 |
| ·FPGA在数字正交解调中的应用 | 第23-28页 |
| ·常用FPGA的介绍 | 第24-25页 |
| ·FPGA实现数字正交的工程设计 | 第25-28页 |
| 3 基于总线控制的通用中频数字接收机的设计思想 | 第28-34页 |
| ·通用中频数字接收机概述 | 第28-29页 |
| ·CPCI、VME总线的介绍和比较 | 第29-32页 |
| ·基于CPCI总线的数字接收机的设计概述 | 第32-34页 |
| 4 中频采样数字正交解调模块的设计实现 | 第34-53页 |
| ·中频采样数字正交解调模块化的必要性 | 第34页 |
| ·中频采样数字正交解调模块的设计思想 | 第34-35页 |
| ·基于CPCI总线控制的数字正交解调模块的设计实现 | 第35-49页 |
| ·基于CPCI总线的数字接收机的设计 | 第36-44页 |
| ·数字接收机的组成概述 | 第36-37页 |
| ·相关模块的设计 | 第37-42页 |
| ·控制和自检等软件的设计 | 第42-44页 |
| ·基于CPCI总线的中频数字正交解调器模块的设计 | 第44-45页 |
| ·关键技术实现 | 第45-49页 |
| ·CPCI总线控制的软硬件设计 | 第45-46页 |
| ·高速数据互联传输设计 | 第46-49页 |
| ·信号产生、中频采样数字正交、光纤传输等一体化设计 | 第49-53页 |
| ·一体化设计概述 | 第49-50页 |
| ·一体化设计中光纤传输的实现 | 第50-53页 |
| 5 结论 | 第53-55页 |
| ·研制总结 | 第53页 |
| ·中频采样数字正交解调技术发展展望 | 第53-55页 |
| 致谢 | 第55-56页 |
| 参考文献 | 第56-57页 |