AVS和H.264双标准可变长解码器设计
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-8页 |
第一章 绪论 | 第8-14页 |
·视频压缩的来源 | 第8页 |
·H.264视频标准发展及现状 | 第8-9页 |
·AVS视频标准发展及现状 | 第9-10页 |
·课题的研究目标和意义 | 第10-12页 |
·本研究课题的确立 | 第10-11页 |
·本课题的研究目的 | 第11页 |
·本课题的研究意义 | 第11-12页 |
·论文的主要工作和内容安排 | 第12-14页 |
第二章 视频编解码技术 | 第14-32页 |
·视频压缩基本知识 | 第14-22页 |
·空间采样 | 第15-16页 |
·时间采样 | 第16页 |
·亮度和色度 | 第16-17页 |
·采样格式 | 第17-18页 |
·图像格式 | 第18页 |
·离散余弦变换DCT | 第18-20页 |
·量化器 | 第20页 |
·之型扫描与游程编码 | 第20-21页 |
·运动估计和运动补偿 | 第21-22页 |
·H.264和AVS视频编码标准中的熵解码 | 第22-25页 |
·H.264标准概述 | 第22页 |
·AVS标准概述 | 第22-23页 |
·熵编码概述 | 第23页 |
·h.264在熵编码方面的特点 | 第23-24页 |
·CAVLC | 第23-24页 |
·CABAC | 第24页 |
·AVS在熵解码方面的特点 | 第24-25页 |
·H.264和AVS其他关键技术 | 第25-29页 |
·帧内预测 | 第25-26页 |
·帧间预测 | 第26-28页 |
·环路滤波 | 第28页 |
·变化与量化 | 第28-29页 |
·H.264和AVS视频编解码器的结构 | 第29-31页 |
·H.264和AVS视频编码器的结构 | 第29-30页 |
·H.264和AVS视频解码器的结构 | 第30-31页 |
·本章小结 | 第31-32页 |
第三章 可变长解码器设计与实现 | 第32-56页 |
·整体系统架构 | 第32-35页 |
·HDTV视频解码系统的特征 | 第32页 |
·功能分析 | 第32-33页 |
·整体设计要求 | 第33页 |
·模块划分 | 第33-35页 |
·可变长解码器设计与实现 | 第35-36页 |
·可变长解码器的整体结构 | 第35-36页 |
·可变长解码器的功能 | 第36页 |
·VLD中的模块复用设计实现 | 第36-37页 |
·FIFO的复用 | 第36页 |
·Get_one_unit处理单元的复用 | 第36-37页 |
·桶型移位器的复用 | 第37页 |
·可变长解码器于其他模块的接口设计 | 第37-40页 |
·与DRAM的接口 | 第37-38页 |
·与FirmWare的接口定义 | 第38页 |
·其他相关接口定义 | 第38-40页 |
·H.264 CAVLC解析残差部分的设计 | 第40-45页 |
·CAVLC的结构 | 第40页 |
·CAVLC解析残差的设计思路 | 第40-45页 |
·VLD_AVS解析算法流程 | 第45-49页 |
·AVS中的变长解码 | 第46-49页 |
·定长解码 | 第49页 |
·VLD中各主要模块设计 | 第49-55页 |
·Get_one_unit | 第49-52页 |
·Cavlc_mvd | 第52-53页 |
·Cavlc_refidx | 第53-54页 |
·Cavlc_sendmv | 第54-55页 |
·桶型移位器 | 第55页 |
·本章小结 | 第55-56页 |
第四章 验证与综合 | 第56-65页 |
·RTL设计与仿真概述 | 第56页 |
·仿真与周期分析 | 第56-58页 |
·逻辑综合与FPGA验证 | 第58-61页 |
·逻辑综合 | 第58-60页 |
·综合的结果及分析 | 第60页 |
·门级仿真 | 第60-61页 |
·解码芯片的原型验证 | 第61-64页 |
·视频解码原型验证平台的建立原则 | 第62-63页 |
·视频解码原型验证平台的工作过程 | 第63-64页 |
·本章小结 | 第64-65页 |
第五章 结束语 | 第65-66页 |
参考文献 | 第66-69页 |
本人在硕士期间所发表的论文和参与的科研项目 | 第69-70页 |
致谢 | 第70-71页 |