| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-13页 |
| ·视频信号压缩的必要性和可行性 | 第7-8页 |
| ·常用的视频编码标准 | 第8-10页 |
| ·论文的背景和意义 | 第10-12页 |
| ·本文研究内容和结构安排 | 第12-13页 |
| 第二章 JPEG2000概述 | 第13-23页 |
| ·JPEG2000的产生背景 | 第13页 |
| ·JPEG2000的组成部分 | 第13-14页 |
| ·JPEG2000的特点与应用 | 第14-17页 |
| ·JPEG2000编解码的基本框架和实现 | 第17-19页 |
| ·JPEG2000的关键技术 | 第19-23页 |
| ·小波变换技术 | 第19-20页 |
| ·压缩码流的可分级性 | 第20-21页 |
| ·感兴趣区域处理 | 第21页 |
| ·随机存取技术 | 第21-22页 |
| ·抗误码技术 | 第22-23页 |
| 第三章 基于ADV202的JPEG2000视频编码系统的硬件设计 | 第23-37页 |
| ·ADV202芯片介绍 | 第23-26页 |
| ·主要特点 | 第23-24页 |
| ·工作原理 | 第24-25页 |
| ·视频和主机接口 | 第25-26页 |
| ·系统硬件电路整体设计思想 | 第26-28页 |
| ·系统硬件电路分部件设计 | 第28-37页 |
| ·视频输入A/D芯片SAA7113设计 | 第28-30页 |
| ·ADV202设计 | 第30-31页 |
| ·TMS320VC33 DSP小系统设计 | 第31-34页 |
| ·系统时序控制电路设计 | 第34-35页 |
| ·电源及复位电路设计 | 第35-37页 |
| 第四章 基于ADV202的JPEG2000视频编码系统的软件设计 | 第37-58页 |
| ·系统软件设计的总体框架 | 第37-38页 |
| ·TMS320VC33的初始化 | 第38-39页 |
| ·SAA7113的初始化 | 第39-49页 |
| ·I~2C总线概述 | 第39-42页 |
| ·模拟I~2C总线 | 第42-45页 |
| ·SAA7113的初始化流程 | 第45-49页 |
| ·ADV202的初始化 | 第49-56页 |
| ·ADV202内部寄存器 | 第50-53页 |
| ·ADV202的初始化程序 | 第53-56页 |
| ·压缩码流数据的读取 | 第56-58页 |
| 第五章 系统调试及试验结果 | 第58-65页 |
| ·系统调试 | 第58-60页 |
| ·系统硬件调试 | 第58-59页 |
| ·系统软件调试 | 第59-60页 |
| ·试验结果分析 | 第60-63页 |
| ·进一步设想 | 第63-65页 |
| 第六章 结束语 | 第65-67页 |
| 参考文献 | 第67-69页 |
| 发表论文和参加科研情况说明 | 第69-70页 |
| 致谢 | 第70-71页 |
| 西北工业大学 学位论文知识产权声明书 | 第71页 |
| 西北工业大学 学位论文原创性声明 | 第71页 |