| 摘要 | 第1-7页 |
| Abstract | 第7-10页 |
| 第一章 绪论 | 第10-12页 |
| ·研究背景 | 第10页 |
| ·国内外技术发展现状 | 第10-11页 |
| ·论文研究思路与内容安排 | 第11-12页 |
| 第二章 SCA演示验证系统结构 | 第12-15页 |
| ·SCA一般系统结构 | 第12-14页 |
| ·硬件体系结构 | 第12-13页 |
| ·软件体系结构 | 第13页 |
| ·SCA的安全体系结构 | 第13-14页 |
| ·SCA演示验证系统硬件结构 | 第14页 |
| ·本章小结 | 第14-15页 |
| 第三章 信号处理模块和信号处理接口后插板的硬件电路设计 | 第15-36页 |
| ·信号处理模块功能需求分析 | 第15页 |
| ·元器件的选择 | 第15-17页 |
| ·信号处理模块硬件电路设计 | 第17-32页 |
| ·处理通道的电路设计 | 第19-24页 |
| ·CPLD的电路设计 | 第24-25页 |
| ·高速串行总线接口的电路设计 | 第25-27页 |
| ·系统时钟分配的电路设计 | 第27页 |
| ·复位电路设计 | 第27-28页 |
| ·电源设计 | 第28-32页 |
| ·信号处理接口后插板的硬件电路设计 | 第32-33页 |
| ·信号处理接口后插板的功能 | 第32页 |
| ·接口定义 | 第32-33页 |
| ·硬件电路设计 | 第33页 |
| ·信号处理模块的功耗和平均无故障间隔时间 | 第33-35页 |
| ·功耗估计 | 第34页 |
| ·平均无故障间隔时间 | 第34-35页 |
| ·本章小结 | 第35-36页 |
| 第四章 信号处理模块的底层软件设计与实现 | 第36-52页 |
| ·CPLD的设计实现 | 第36-41页 |
| ·典型的FPGA开发流程 | 第36-37页 |
| ·CPLD程序设计 | 第37-41页 |
| ·DSP的设计实现 | 第41-51页 |
| ·DSP/BIOS应用程序框架 | 第41-42页 |
| ·bootloader和加载管理程序的设计 | 第42-43页 |
| ·应用程序设计 | 第43-51页 |
| ·本章小结 | 第51-52页 |
| 第五章 信号处理模块的测试与调试 | 第52-64页 |
| ·基本功能的调试 | 第52-57页 |
| ·CPLD调试 | 第53页 |
| ·FPGA调试 | 第53页 |
| ·DSP调试 | 第53-57页 |
| ·处理通道调试 | 第57-62页 |
| ·bootloader和加载管理程序 | 第57-60页 |
| ·动态重构功能验证 | 第60页 |
| ·处理通道的通路测试 | 第60-62页 |
| ·联机调试 | 第62-63页 |
| ·本章小结 | 第63-64页 |
| 第六章 结论与展望 | 第64-66页 |
| ·本文研究工作总结 | 第64页 |
| ·进一步的工作和建议 | 第64-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 攻读硕士期间发表的论文及科技成果 | 第69-70页 |
| 附录1 | 第70-72页 |
| 附录2 | 第72页 |