第一章 前言 | 第1-11页 |
1.1 概述 | 第9页 |
1.2 SCXI系统的结构 | 第9-10页 |
1.3 所作工作 | 第10-11页 |
第二章 SCXI总线操作简介 | 第11-18页 |
2.1 SCXI总线系统概略 | 第11页 |
2.2 SCXI总线的信号描述: | 第11-12页 |
2.3 SCXI总线机械及电气性能: | 第12-13页 |
2.4 SCXI总线的时序要求及指标 | 第13-18页 |
2.4.1 概述 | 第13-14页 |
2.4.2 MOSI,MISO以及SPICLK的时序 | 第14页 |
2.4.3 插槽选择过程 | 第14-16页 |
2.4.4 写零槽寄存器 | 第16页 |
2.4.5 SCANCON时序要求 | 第16-18页 |
第三章 SCXI系统机箱与零槽模板 | 第18-27页 |
3.1 概述 | 第18页 |
3.2 SCXI机箱及电源 | 第18-20页 |
3.2.1 SCXI机箱及电源 | 第18-19页 |
3.2.2 SCXI机箱的背板的设计 | 第19-20页 |
3.3 零槽寄存器 | 第20-24页 |
3.3.1 概述 | 第20页 |
3.3.2 插槽选择寄存器(SSR) | 第20-21页 |
3.3.3 硬件扫描控制寄存器(HSCR) | 第21-22页 |
3.3.4 FIFO寄存器 | 第22-24页 |
3.4 零槽控制器 | 第24-27页 |
3.4.1 插槽选择 | 第24页 |
3.4.2 扫描时序设置 | 第24-27页 |
第四章 SCXI系统采集模板 | 第27-42页 |
4.1 采集模块的性能指标极其结构 | 第27-28页 |
4.1.1 SCXI采集模块性能指标 | 第27页 |
4.1.2 采集模块的结构及工作过程 | 第27-28页 |
4.2 模拟输入 | 第28-32页 |
4.2.1 模拟开关电路 | 第28-30页 |
4.2.2 仪用放大器的设计 | 第30-31页 |
4.2.3 交流与直流通道分别设计 | 第31-32页 |
4.3 A/D转换器的设计 | 第32-33页 |
4.4 数模转换器的选择 | 第33-34页 |
4.5 数字控制逻辑部分 | 第34-39页 |
4.5.1 定时电路的设计 | 第34-36页 |
4.5.2 通道选择的控制 | 第36-37页 |
4.5.3 存储器的读写电路 | 第37-39页 |
4.6 数字I/O | 第39页 |
4.7 EPP接口的设计 | 第39-42页 |
4.7.1 EPP(Enhenced Parallel Port)接口介绍 | 第39-41页 |
4.7.2 EPP接口电路的具体设计 | 第41-42页 |
第五章 调理模板 | 第42-50页 |
5.1 信号调理简介 | 第42页 |
5.2 应变信号调理 | 第42-43页 |
5.2.1 性能指标 | 第42-43页 |
5.2.2 组成原理 | 第43页 |
5.3 热偶信号调理 | 第43-44页 |
5.3.1 性能指标 | 第43-44页 |
5.3.2 组成原理 | 第44页 |
5.4 通用小信号的调理 | 第44-45页 |
5.4.1 性能指标 | 第45页 |
5.4.2 组成原理 | 第45页 |
5.5 调理模板的通信接口 | 第45-47页 |
5.5.1 配置寄存器 | 第46-47页 |
5.5.2 ID寄存器 | 第47页 |
5.6 调理模板接口电路的实现 | 第47-49页 |
5.7 ID寄存器的实现 | 第49-50页 |
第六章 CPLD技术的应用 | 第50-56页 |
6.1 PLD器件简介 | 第50页 |
6.2 FPGA/CPLD技术 | 第50-52页 |
6.3 应用于本系统CPLD设计 | 第52-56页 |
第七章 SCXI总线系统软件设计 | 第56-66页 |
7.1 虚拟仪器的概述 | 第56页 |
7.2 LabWindows/CVI简介 | 第56-60页 |
7.2.1 LabWindows/CVI的特点 | 第56-58页 |
7.2.2 LabWindows/CVI的组成 | 第58-59页 |
7.2.3 LabWindows/CVI程序结构 | 第59-60页 |
7.3 系统软件的设计 | 第60-66页 |
7.3.1 程序流程 | 第60页 |
7.3.2 测试面板结构 | 第60-64页 |
7.3.3 程序片断 | 第64-66页 |
结束语 | 第66-67页 |
致谢 | 第67-68页 |
参考书目 | 第68-69页 |