摘要 | 第1-4页 |
Abstract | 第4-7页 |
第1章 绪论 | 第7-18页 |
·应用背景 | 第7-8页 |
·主要应用 | 第8-12页 |
·现有成果 | 第12-17页 |
·单级套简式共源共栅运放 | 第12-13页 |
·基于增益提升技术的折叠式共源共栅运放 | 第13-14页 |
·套简式共源共栅作为第一级的两级运放 | 第14页 |
·采用新型"菱形晶体管"结构高速运放 | 第14-15页 |
·应用负密电容的高速运放 | 第15-17页 |
·设计指标 | 第17-18页 |
第2章 高速运放的设计过程 | 第18-48页 |
·高速运放的结构分析 | 第18-38页 |
·输入级电路分析 | 第20-21页 |
·输出级电路分析 | 第21-22页 |
·共模反馈电路分析 | 第22-28页 |
·频率补偿电路分析 | 第28-33页 |
·偏置电路分析 | 第33-34页 |
·电流基准和电压基准 | 第34-38页 |
·高速运放性能指标分析 | 第38-42页 |
·开环直流增益(A_(dm)>60dB) | 第38-39页 |
·差分压摆率(>100V/μS) | 第39-40页 |
·失调电压 | 第40页 |
·等效输入噪声(<10nV/Sqrt(Hz)) | 第40-41页 |
·相位裕量(≥60°),单位增益带宽(≥500MHz) | 第41-42页 |
·参数确定(手工计算) | 第42-48页 |
第3章 高速运放的仿真分析 | 第48-61页 |
·直流工作点的确定 | 第48-49页 |
·仿真结果 | 第49-60页 |
·交流频率特性 | 第49-51页 |
·时域瞬态响应特性 | 第51-54页 |
·转换速率仿真 | 第54-57页 |
·输入电压范围和输出电压摆輻 | 第57-58页 |
·共模抑制比和电源抑制比 | 第58-60页 |
·版图设计和芯片照片 | 第60-61页 |
第4章 测试电路和结果分析 | 第61-72页 |
·中低频测试 | 第61-70页 |
·稳态特性 | 第61-64页 |
·输出摆幅 | 第64-65页 |
·输入共模范围 | 第65-66页 |
·瞬态特性 | 第66-67页 |
·共模特性 | 第67-68页 |
·开环增益 | 第68-69页 |
·失调电压、CMRR、PSRR | 第69-70页 |
·高频测试 | 第70-72页 |
·3dB带宽 | 第70-72页 |
第5章 总结与展望 | 第72-74页 |
参考文献 | 第74-76页 |
在研期间科研成果 | 第76-77页 |
致谢 | 第77页 |