| 摘要 | 第1-4页 |
| ABSTRACT | 第4-8页 |
| 第一章 绪论 | 第8-13页 |
| ·信号完整性的研究背景及意义 | 第8-9页 |
| ·信号完整性的基本问题及高速信号的定义 | 第9-10页 |
| ·信号完整性的国内外研究状况 | 第10-11页 |
| ·本论文的研究背景及主要工作 | 第11-13页 |
| 第二章 视频解码系统及其高速信号的传输问题 | 第13-18页 |
| ·视频解码系统的整体设计 | 第13-16页 |
| ·DSP 和FLASH 的连接电路结构 | 第13-15页 |
| ·DSP 与SDRAM 的连接电路结构 | 第15-16页 |
| ·视频解码系统的高速信号传输问题 | 第16-18页 |
| 第三章 视频解码系统阻抗控制研究及层叠设计技术 | 第18-27页 |
| ·传输线理论及特性阻抗研究 | 第18-23页 |
| ·传输线理论模型 | 第19-20页 |
| ·传输线分类及其特性参数研究 | 第20-23页 |
| ·视频解码系统的阻抗控制研究 | 第23-25页 |
| ·视频解码系统的层叠技术设计 | 第25-27页 |
| 第四章 高速网络中信号的反射分析研究及拓扑设计技术 | 第27-41页 |
| ·反射形成的原因 | 第27-28页 |
| ·视频解码系统高速网络布线的拓扑研究 | 第28-29页 |
| ·高速器件输出、输入阻抗的影响 | 第29-32页 |
| ·DSP 与SDRAM 数据线的端接 | 第32-38页 |
| ·DSP 与SDRAM 时钟网络的拓扑结构 | 第38-41页 |
| 第五章 高速网络的串扰研究及关键技术设计 | 第41-47页 |
| ·串扰的研究 | 第41-42页 |
| ·高速网络的串扰研究及关键网络设计 | 第42-47页 |
| 第六章 高速网络的时序研究 | 第47-62页 |
| ·仿真分析的重要文件——IBIS 模型 | 第47-50页 |
| ·IBIS 模型中的参考电压的计算 | 第50-52页 |
| ·测试平台与IBIS | 第52-53页 |
| ·高速网络的时延分析 | 第53-60页 |
| ·规则约束设计 | 第60-62页 |
| 第七章 实验总结及工作展望 | 第62-69页 |
| ·实验总结 | 第62-67页 |
| ·工作展望 | 第67-69页 |
| 参考文献 | 第69-72页 |
| 发表论文和参加科研情况说明 | 第72-73页 |
| 致谢 | 第73页 |