摘要 | 第1-5页 |
Abstract | 第5-10页 |
第一章 引言 | 第10-26页 |
·信道编码定理和信道容量 | 第10-18页 |
·有噪信道编码定理和信道编码技术综述 | 第10-12页 |
·最优译码 | 第12-13页 |
·AWGN 信道中常用调制方式下的信道容量 | 第13-18页 |
·线性分组码 | 第18-21页 |
·线性分组码的定义 | 第18-20页 |
·二元线性分组码的最优译码 | 第20-21页 |
·LDPC 码的研究现状 | 第21-24页 |
·LDPC 码的理论分析和构造 | 第21-23页 |
·LDPC 码的应用 | 第23-24页 |
·LDPC 码编译码器的硬件实现 | 第24页 |
·论文研究内容概述 | 第24-26页 |
第二章 LDPC 码原理简介 | 第26-39页 |
·LDPC 码的定义和参数 | 第26-27页 |
·LDPC 码的图表示 | 第27-30页 |
·Tanner 图 | 第28-29页 |
·因子图与和积算法 | 第29-30页 |
·LDPC 码的编译码算法简介 | 第30-33页 |
·LDPC 码的编码方法 | 第31-32页 |
·基于因子图的迭代和积译码算法 | 第32-33页 |
·LDPC 码的理论分析工具 | 第33-38页 |
·密度进化(DE)理论 | 第34-35页 |
·外信息转移(EXIT)图理论 | 第35-38页 |
·本章小结 | 第38-39页 |
第三章 ARAPA 原模图 LDPC 码 | 第39-56页 |
·原模图和原模图LDPC 码 | 第39-40页 |
·ARAPA 原模图LDPC 码 | 第40-48页 |
·基于重复累加的原模图LDPC 码 | 第41-43页 |
·ARAPA 原模图LDPC 码的译码门限和复杂度分析 | 第43-45页 |
·ARAPA 原模图LDPC 码的最小码距分析 | 第45-48页 |
·ARAPA 原模图LDPC 码的扩展 | 第48-53页 |
·修改的边步进生长(PEG)算法 | 第48-50页 |
·基于同构的准循环扩展算法 | 第50-53页 |
·性能仿真 | 第53-55页 |
·本章小结 | 第55-56页 |
第四章 原模图 LDPC码的编码算法及实现 | 第56-67页 |
·准循环码的编码简介 | 第56-58页 |
·基于环同构的原模图LDPC 码的生成矩阵求解算法 | 第58-61页 |
·多项式校验矩阵与多项式生成矩阵的关系 | 第59页 |
·修饰的辗转相除法 | 第59-60页 |
·生成矩阵求解算法 | 第60-61页 |
·原模图LDPC 码编码器的FPGA 实现 | 第61-65页 |
·编码电路原理 | 第62页 |
·串行编码电路及FPGA 实现 | 第62-64页 |
·并行编码电路及FPGA 实现 | 第64-65页 |
·编码器准确性验证 | 第65-66页 |
·本章小结 | 第66-67页 |
第五章 混合校验节点更新译码算法及 FPGA 实现 | 第67-82页 |
·LDPC 码的译码算法概述 | 第67-68页 |
·ARAPA 原模图LDPC 码迭代和积译码的消息调度策略 | 第68-72页 |
·混合校验节点更新译码算法 | 第72-75页 |
·Min-Sum 算法——信息过估 | 第72-73页 |
·A-min 算法——信息欠估 | 第73-74页 |
·混合算法 | 第74-75页 |
·ARAPA 码译码器的FPGA 实现 | 第75-81页 |
·校验节点更新函数的近似表达 | 第75-78页 |
·定点运算简介 | 第78页 |
·译码器结构和实现 | 第78-81页 |
·本章小结 | 第81-82页 |
第六章 ARAPA 码在编码调制中的应用 | 第82-92页 |
·MLC 技术概述 | 第82-86页 |
·MLC 的设计准则 | 第83-84页 |
·MLC 的译码 | 第84-86页 |
·以ARAPA 为分量码的MLC-PID | 第86-90页 |
·本章小结 | 第90-92页 |
第七章 总结 | 第92-94页 |
·论文主要贡献 | 第92-93页 |
·进一步工作建议 | 第93-94页 |
附录1 | 第94-95页 |
附录2 | 第95-97页 |
附录3 | 第97-99页 |
参考文献 | 第99-106页 |
个人简历和攻读博士学位期间发表的文章 | 第106-107页 |
致谢 | 第107页 |