基于FPGA的GPS接收机基带处理器的研究与设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1. 绪论 | 第9-14页 |
| ·GPS 概述 | 第9-11页 |
| ·国内外发展动态 | 第9-10页 |
| ·GPS 定位的基本原理 | 第10-11页 |
| ·课题的产生背景与意义 | 第11-12页 |
| ·论文研究的主要内容 | 第12-14页 |
| 2. GPS 接收机原理 | 第14-20页 |
| ·扩频通信和CDMA 的基本原理 | 第14-15页 |
| ·GPS 系统的信号结构 | 第15-18页 |
| ·C/A 码 | 第16-17页 |
| ·导航数据 | 第17-18页 |
| ·GPS 接收机基本结构 | 第18-20页 |
| 3. FPGA 的应用特点 | 第20-27页 |
| ·FPGA 与其它方案的比较 | 第20-24页 |
| ·FPGA 的局限性及解决办法 | 第24页 |
| ·编程语言VHDL | 第24-27页 |
| 4. GPS 接收机基带处理器的算法研究 | 第27-44页 |
| ·多普勒效应对C/A 码相位和载波频率的影响 | 第27-28页 |
| ·捕获算法研究 | 第28-35页 |
| ·时域滑动相关算法 | 第28-32页 |
| ·基于FFT 的快速捕获算法研究 | 第32-34页 |
| ·两种算法的比较 | 第34-35页 |
| ·伪码跟踪算法 | 第35-40页 |
| ·码环总体设计 | 第35-36页 |
| ·鉴相器算法 | 第36-37页 |
| ·码跟踪环中数字滤波器 | 第37-40页 |
| ·载波跟踪算法研究 | 第40-44页 |
| 5. GPS 接收机基带处理器的FPGA 实现 | 第44-53页 |
| ·开发平台 | 第44-46页 |
| ·码NCO 模块 | 第46-47页 |
| ·本地C/A 码发生器 | 第47-49页 |
| ·本地载波NCO | 第49-51页 |
| ·积分清零器 | 第51-52页 |
| ·加法器 | 第52-53页 |
| 6. 1PPS 授时系统的设计与实现 | 第53-57页 |
| ·1PPS 信号的实现原理 | 第53-54页 |
| ·秒时延的计算 | 第54-55页 |
| ·FPGA 算法仿真结果 | 第55-57页 |
| 7. 结论 | 第57-59页 |
| ·总结 | 第57页 |
| ·展望 | 第57-59页 |
| 参考文献 | 第59-62页 |
| 攻读硕士学位期间发表的论文及所取得的研究成果 | 第62-63页 |
| 致谢 | 第63页 |