摘要 | 第4-5页 |
abstract | 第5页 |
第一章 绪论 | 第11-17页 |
1.1 研究背景与意义 | 第11页 |
1.2 数字信道化技术的研究现状 | 第11-14页 |
1.3 本文研究工作及结构安排 | 第14-17页 |
第二章 数字信道化相关的基本理论 | 第17-27页 |
2.1 引言 | 第17页 |
2.2 多速率数字信号处理理论 | 第17-20页 |
2.2.1 抽取器 | 第17-18页 |
2.2.2 插值器 | 第18页 |
2.2.3 多相分解 | 第18-20页 |
2.3 多通道数字信道化理论 | 第20-25页 |
2.3.1 数字信道化的基本概念 | 第20-22页 |
2.3.2 信道划分 | 第22-23页 |
2.3.3 均匀滤波器组 | 第23-25页 |
2.4 本章小结 | 第25-27页 |
第三章 基于分析和综合滤波器组的动态信道化技术 | 第27-39页 |
3.1 引言 | 第27页 |
3.2 几种常用的非均匀信道化方法 | 第27-29页 |
3.3 基于整带分解的动态信道化方法 | 第29-32页 |
3.4 基于调制滤波器组的动态信道化方法 | 第32-35页 |
3.4.1 分析滤波 | 第32-34页 |
3.4.2 综合滤波 | 第34-35页 |
3.5 仿真实验 | 第35-38页 |
3.6 本章小结 | 第38-39页 |
第四章 基于双门限的动态信道化子带频谱检测方法 | 第39-47页 |
4.1 引言 | 第39-40页 |
4.2 子带信号的数学模型 | 第40-41页 |
4.3 子带频谱检测方法 | 第41-44页 |
4.3.1 能量检测 | 第41-43页 |
4.3.2 平方谱检测 | 第43-44页 |
4.4 仿真实验 | 第44-46页 |
4.5 本章小结 | 第46-47页 |
第五章 动态信道化的FPGA实现 | 第47-65页 |
5.1 引言 | 第47页 |
5.2 系统实现方案 | 第47-48页 |
5.2.1 系统方案设定 | 第47-48页 |
5.2.2 ISE-ModelSim-MATLAB联合仿真 | 第48页 |
5.3 动态信道化模块的FPGA实现 | 第48-58页 |
5.3.1 整带分解模块 | 第48-52页 |
5.3.2 多相分析滤波模块 | 第52-53页 |
5.3.3 FFT模块 | 第53-55页 |
5.3.4 动态重构模块 | 第55-57页 |
5.3.5 时钟及复位管理模块 | 第57-58页 |
5.4 系统仿真 | 第58-60页 |
5.5 系统测试 | 第60-63页 |
5.5.1 硬件平台 | 第60-61页 |
5.5.2 测试方案 | 第61-62页 |
5.5.3 测试结果 | 第62-63页 |
5.6 本章小结 | 第63-65页 |
结束语 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-73页 |
作者简历 | 第73页 |