摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-22页 |
1.1 选题背景及研究意义 | 第16-17页 |
1.2 研究内容的发展与现状 | 第17-20页 |
1.2.1 国外周界入侵探测系统发展与现状 | 第17-18页 |
1.2.2 国内周界入侵探测系统发展与现状 | 第18-19页 |
1.2.3 频率合成技术简介 | 第19-20页 |
1.3 本文主要工作及章节安排 | 第20-22页 |
第二章 基于漏泄同轴电缆的周界探测系统工作原理 | 第22-34页 |
2.1 周界入侵探测系统的基本原理 | 第22-24页 |
2.2 漏泄同轴电缆简述 | 第24-27页 |
2.2.1 漏泄同轴电缆的分类 | 第24-26页 |
2.2.2 漏泄同轴电缆主要性能参数 | 第26-27页 |
2.3 入侵探测定位算法 | 第27-32页 |
2.3.1 脉冲时延定位算法 | 第27-29页 |
2.3.2 调频连续波定位算法 | 第29-32页 |
2.4 本章小结 | 第32-34页 |
第三章 直接数字频率合成技术研究 | 第34-52页 |
3.1 直接数字频率合成技术的基本原理 | 第34-37页 |
3.2 直接数字频率合成技术频谱分析和信号控制参数计算 | 第37-41页 |
3.2.1 DDS的频谱分析 | 第37-39页 |
3.2.2 DDS的信号控制参数计算 | 第39-41页 |
3.3 AD9910芯片特性及工作模式 | 第41-47页 |
3.3.1 DDS芯片AD9910介绍 | 第41-43页 |
3.3.2 AD9910工作模式分析以及优先级 | 第43-47页 |
3.4 AD9910的控制方法 | 第47-50页 |
3.4.1 AD9910的串行编程 | 第47-48页 |
3.4.2 AD9910的并行数据端口控制 | 第48-49页 |
3.4.3 配置AD9910系统时钟 | 第49-50页 |
3.5 本章小结 | 第50-52页 |
第四章 探测系统信号源的设计与实现 | 第52-74页 |
4.1 信号源指标分析 | 第52-53页 |
4.2 信号源总体设计方案 | 第53-55页 |
4.2.1 方案一:FPGA+高速DAC | 第53-54页 |
4.2.2 方案二:FPGA+高性能DDS芯片 | 第54-55页 |
4.3 信号发生硬件设计 | 第55-66页 |
4.3.1 电源电路与参考时钟的设计 | 第56-57页 |
4.3.2 AD9910控制电路的设计 | 第57-64页 |
4.3.3 低通滤波器的设计 | 第64-66页 |
4.4 信号发生FPGA程序设计 | 第66-73页 |
4.4.1 顶层模块 | 第68-70页 |
4.4.2 时钟产生模块 | 第70页 |
4.4.3 状态转换模块 | 第70-71页 |
4.4.4 数据传输模块 | 第71-72页 |
4.4.5 信号编码模块 | 第72-73页 |
4.5 本章小结 | 第73-74页 |
第五章 实验测试结果与分析 | 第74-80页 |
5.1 实验方案 | 第74-75页 |
5.2 实际测试结果 | 第75-79页 |
5.3 本章小结 | 第79-80页 |
第六章 总结与展望 | 第80-82页 |
参考文献 | 第82-86页 |
致谢 | 第86-88页 |
作者简介 | 第88-89页 |