首页--工业技术论文--无线电电子学、电信技术论文--无线电导航论文--卫星导航系统论文

基于超深亚微米工艺的卫星导航基带SoC电路设计

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-16页
第一章 绪论第16-24页
    1.1 课题研究的背景与意义第16-18页
    1.2 国内外研究状况第18-22页
        1.2.1 国外研究现状第18-19页
        1.2.2 国内研究现状第19-21页
        1.2.3 发展趋势第21-22页
    1.3 研究内容与章节安排第22-24页
第二章 卫星导航系统第24-36页
    2.1 卫星导航定位原理第24-25页
    2.2 卫星导航天线第25-27页
        2.2.1 接收天线第25-26页
        2.2.2 民用车载导航天线第26-27页
    2.3 射频前端处理第27-28页
    2.4 基带数字信号处理第28-34页
        2.4.1 卫星导航信号格式第29-31页
        2.4.2 信号捕获第31-33页
        2.4.3 信号跟踪第33-34页
        2.4.4 导航电文的处理第34页
    2.5 本章小结第34-36页
第三章 基带SoC电路方案设计第36-61页
    3.1 卫星导航基带算法第36-43页
        3.1.1 捕获模块第36-38页
        3.1.2 检测模块第38-39页
        3.1.3 跟踪模块第39-41页
        3.1.4 噪声通道第41-42页
        3.1.5 控制模块第42页
        3.1.6 时间模块第42页
        3.1.7 采样模块第42-43页
    3.2 处理器简介第43页
    3.3 总体架构第43-46页
    3.4 嵌入式软件设计第46-60页
        3.4.2 中断函数第47-49页
        3.4.3 捕获过程第49-57页
        3.4.4 跟踪第57-58页
        3.4.5 比特同步第58-59页
        3.4.6 帧同步第59-60页
    3.5 本章小结第60-61页
第四章 SoC平台验证第61-66页
    4.1 FPGA验证平台第61-63页
    4.2 平台测试第63-65页
    4.3 本章小结第65-66页
第五章 SoC电路实现与DEMO板设计第66-76页
    5.1 ASIC工艺选择第66-67页
    5.2 FPGA转ASIC过程第67-69页
        5.2.1 PLL模块第67-68页
        5.2.2 RTC模块第68-69页
    5.3 ASIC设计过程第69-70页
        5.3.1 逻辑综合第69页
        5.3.2 物理设计第69-70页
        5.3.3 流片数据检查与提交第70页
    5.4 芯片制造过程第70-71页
    5.5 DEMO验证板第71-75页
        5.5.1 DEMO板设计第71-72页
        5.5.2 DEMO板接口说明第72-74页
        5.5.3 DEMO板测试第74-75页
    5.6 本章小结第75-76页
第六章 结论第76-78页
参考文献第78-80页
致谢第80-81页
作者简介第81-82页

论文共82页,点击 下载论文
上一篇:卫星导航终端智能天线抗干扰技术应用研究
下一篇:应用于移动终端的CMOS包络跟踪射频功率放大器的研究