基于超深亚微米工艺的卫星导航基带SoC电路设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-24页 |
1.1 课题研究的背景与意义 | 第16-18页 |
1.2 国内外研究状况 | 第18-22页 |
1.2.1 国外研究现状 | 第18-19页 |
1.2.2 国内研究现状 | 第19-21页 |
1.2.3 发展趋势 | 第21-22页 |
1.3 研究内容与章节安排 | 第22-24页 |
第二章 卫星导航系统 | 第24-36页 |
2.1 卫星导航定位原理 | 第24-25页 |
2.2 卫星导航天线 | 第25-27页 |
2.2.1 接收天线 | 第25-26页 |
2.2.2 民用车载导航天线 | 第26-27页 |
2.3 射频前端处理 | 第27-28页 |
2.4 基带数字信号处理 | 第28-34页 |
2.4.1 卫星导航信号格式 | 第29-31页 |
2.4.2 信号捕获 | 第31-33页 |
2.4.3 信号跟踪 | 第33-34页 |
2.4.4 导航电文的处理 | 第34页 |
2.5 本章小结 | 第34-36页 |
第三章 基带SoC电路方案设计 | 第36-61页 |
3.1 卫星导航基带算法 | 第36-43页 |
3.1.1 捕获模块 | 第36-38页 |
3.1.2 检测模块 | 第38-39页 |
3.1.3 跟踪模块 | 第39-41页 |
3.1.4 噪声通道 | 第41-42页 |
3.1.5 控制模块 | 第42页 |
3.1.6 时间模块 | 第42页 |
3.1.7 采样模块 | 第42-43页 |
3.2 处理器简介 | 第43页 |
3.3 总体架构 | 第43-46页 |
3.4 嵌入式软件设计 | 第46-60页 |
3.4.2 中断函数 | 第47-49页 |
3.4.3 捕获过程 | 第49-57页 |
3.4.4 跟踪 | 第57-58页 |
3.4.5 比特同步 | 第58-59页 |
3.4.6 帧同步 | 第59-60页 |
3.5 本章小结 | 第60-61页 |
第四章 SoC平台验证 | 第61-66页 |
4.1 FPGA验证平台 | 第61-63页 |
4.2 平台测试 | 第63-65页 |
4.3 本章小结 | 第65-66页 |
第五章 SoC电路实现与DEMO板设计 | 第66-76页 |
5.1 ASIC工艺选择 | 第66-67页 |
5.2 FPGA转ASIC过程 | 第67-69页 |
5.2.1 PLL模块 | 第67-68页 |
5.2.2 RTC模块 | 第68-69页 |
5.3 ASIC设计过程 | 第69-70页 |
5.3.1 逻辑综合 | 第69页 |
5.3.2 物理设计 | 第69-70页 |
5.3.3 流片数据检查与提交 | 第70页 |
5.4 芯片制造过程 | 第70-71页 |
5.5 DEMO验证板 | 第71-75页 |
5.5.1 DEMO板设计 | 第71-72页 |
5.5.2 DEMO板接口说明 | 第72-74页 |
5.5.3 DEMO板测试 | 第74-75页 |
5.6 本章小结 | 第75-76页 |
第六章 结论 | 第76-78页 |
参考文献 | 第78-80页 |
致谢 | 第80-81页 |
作者简介 | 第81-82页 |