集成无线体域网穿戴式计算机设计
| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第1章 绪论 | 第12-16页 |
| 1.1 选题背景及意义 | 第12-13页 |
| 1.2 国内外研究概况和发展趋势 | 第13-15页 |
| 1.3 论文主要研究内容 | 第15-16页 |
| 第2章 穿戴式计算机总体方案设计 | 第16-26页 |
| 2.1 穿戴式计算机功能描述 | 第16-18页 |
| 2.2 穿戴式计算机硬件框架 | 第18-22页 |
| 2.2.1 ARM核心处理模块 | 第19-20页 |
| 2.2.2 GPS模块 | 第20-21页 |
| 2.2.3 无线收发模块 | 第21-22页 |
| 2.3 穿戴式计算机软件框架设计 | 第22-25页 |
| 2.4 本章小结 | 第25-26页 |
| 第3章 DSP视频编解码处理模块 | 第26-39页 |
| 3.1 DSP核心处理模块方案设计 | 第26-34页 |
| 3.1.1 DM642处理模块 | 第26-27页 |
| 3.1.2 CPLD辅助模块 | 第27-28页 |
| 3.1.3 SDRAM高速信号线仿真 | 第28-34页 |
| 3.2 视频编码模块 | 第34-36页 |
| 3.3 视频解码模块 | 第36-38页 |
| 3.4 本章小结 | 第38-39页 |
| 第4章 穿戴式计算机系统集成设计 | 第39-49页 |
| 4.1 无线体域网与穿戴式计算机通信接.集成 | 第39-45页 |
| 4.1.1 音频接.集成 | 第41-44页 |
| 4.1.2 视频接.集成 | 第44-45页 |
| 4.2 多电源集成设计 | 第45-48页 |
| 4.3 本章小结 | 第48-49页 |
| 第5章 穿戴式计算机功能模块硬件调试 | 第49-59页 |
| 5.1 S3C6410核心处理模块实验与测试 | 第50-53页 |
| 5.2 DSP视频编解码测试 | 第53-55页 |
| 5.2.1 DSP核心模块SDRAM测试 | 第53-54页 |
| 5.2.2 DSP核心模块FLASH测试 | 第54页 |
| 5.2.3 DSP视频编解码测试 | 第54-55页 |
| 5.3 无线体域网通信传输测试 | 第55-58页 |
| 5.3.1 控制指令传输测试 | 第55-56页 |
| 5.3.2 音频传输测试 | 第56-57页 |
| 5.3.3 视频传输测试 | 第57-58页 |
| 5.4 本章小结 | 第58-59页 |
| 第六章 总结与展望 | 第59-60页 |
| 参考文献 | 第60-63页 |
| 致谢 | 第63页 |