| 摘要 | 第8-9页 |
| ABSTRACT | 第9-10页 |
| 第一章 绪论 | 第11-17页 |
| 1.1 课题背景 | 第11-14页 |
| 1.2 发展现状及趋势 | 第14-15页 |
| 1.3 论文结构 | 第15-17页 |
| 第二章 NAND FLASH结构和操作方法 | 第17-30页 |
| 2.1 NAND FLASH物理结构 | 第17-18页 |
| 2.2 NAND FLASH接口定义 | 第18-19页 |
| 2.3 NAND FLASH操作方法和时序 | 第19-27页 |
| 2.4 Toggle DDR标准及操作方法 | 第27-29页 |
| 2.5 本章小结 | 第29-30页 |
| 第三章 多通道NAND FLASH控制器设计与实现 | 第30-59页 |
| 3.1 多通道NAND FLASH控制器的整体框架 | 第30-31页 |
| 3.2 单通道NAND FLASH控制器的设计与实现 | 第31-50页 |
| 3.2.1 寄存器组(Registers) | 第34-37页 |
| 3.2.2 缓存模块(Buffer) | 第37-38页 |
| 3.2.3 Legacy SDR接口模块(NFI_Legacy) | 第38-46页 |
| 3.2.4 Toggle DDR接口模块(NFI_Toggle) | 第46-50页 |
| 3.3 SOPC系统搭建 | 第50-51页 |
| 3.4 NAND FLASH控制器软件驱动设计 | 第51-54页 |
| 3.5 NAND FLASH控制器的DMA支持 | 第54-56页 |
| 3.6 多通道管理的实现 | 第56-58页 |
| 3.7 本章小节 | 第58-59页 |
| 第四章 仿真与测试 | 第59-72页 |
| 4.1 Legacy SDR Nand Flash的仿真与测试 | 第59-66页 |
| 4.1.1 仿真 | 第59-61页 |
| 4.1.2 板级调试 | 第61-66页 |
| 4.2 Toggle DDR Nand Flash的仿真 | 第66-68页 |
| 4.3 多通道、流水线操作的仿真 | 第68-71页 |
| 4.4 本章小结 | 第71-72页 |
| 第五章 论文总结与展望 | 第72-74页 |
| 参考文献 | 第74-78页 |
| 附录 | 第78-79页 |
| 致谢 | 第79-80页 |
| 学位论文评闻及答辩情况表 | 第80页 |