基于FPGA的基带自适应调制编码的研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第1章 绪论 | 第10-16页 |
1.1 研究背景及意义 | 第10-11页 |
1.2 OFDM技术的发展和应用 | 第11-12页 |
1.3 自适应传输技术的发展和应用 | 第12页 |
1.4 IEEE 802.16d简介 | 第12-15页 |
1.5 主要内容 | 第15-16页 |
第2章 OFDM基本原理与自适应调制编码技术 | 第16-27页 |
2.1 OFDM基本原理 | 第16-19页 |
2.1.1 OFDM的数学模型 | 第16-17页 |
2.1.2 OFDM的FFT实现 | 第17页 |
2.1.3 保护间隔与循环间隔 | 第17-19页 |
2.2 自适应调制编码技术 | 第19-27页 |
2.2.1 自适应调制编码技术介绍 | 第19-21页 |
2.2.2 信道编码技术 | 第21-22页 |
2.2.3 调制技术 | 第22-24页 |
2.2.4 交织技术 | 第24-27页 |
第3章 基于FPGA的自适应调制编码系统模块设计 | 第27-49页 |
3.1 FPGA开发介绍 | 第27-28页 |
3.1.1 FPGA开发环境 | 第27页 |
3.1.2 FPGA开发语言 | 第27页 |
3.1.3 FPGA开发流程 | 第27-28页 |
3.2 系统设计和参数选择 | 第28-31页 |
3.2.1 系统总体设计 | 第28-29页 |
3.2.2 参数选择 | 第29-31页 |
3.3 模块设计 | 第31-49页 |
3.3.1 时钟管理模块 | 第31页 |
3.3.2 信源生成模块 | 第31-32页 |
3.3.3 调度模块 | 第32-33页 |
3.3.4 卷积Turbo编码器模块 | 第33-41页 |
3.3.5 凿孔复用模块 | 第41-43页 |
3.3.6 比特交织模块 | 第43-46页 |
3.3.7 调制模块 | 第46-49页 |
第4章 系统仿真测试与结果分析 | 第49-71页 |
4.1 系统时钟仿真结果与结果分析 | 第49页 |
4.2 调试方式控制信号和信源仿真结果 | 第49-50页 |
4.2.1 控制信号 | 第49-50页 |
4.2.2 数据源 | 第50页 |
4.3 数据输入端流水线仿真结果 | 第50-55页 |
4.4 预编码器仿真结果 | 第55-57页 |
4.5 成员编码器仿真结果 | 第57-59页 |
4.6 凿孔复用仿真图 | 第59-61页 |
4.7 比特交织仿真图 | 第61-62页 |
4.8 调制仿真图 | 第62-64页 |
4.9 FPGA硬件测试 | 第64-68页 |
4.10 系统原理图顶层文件 | 第68-71页 |
结论 | 第71-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-76页 |
研究生履历 | 第76页 |