摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-12页 |
1.1 研究背景及意义 | 第9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 论文研究内容及体系安排 | 第10-12页 |
第2章 LTE物理层及多址传输方式 | 第12-20页 |
2.1 LTE物理层概述 | 第12-14页 |
2.1.1 无线帧结构 | 第12-14页 |
2.1.2 时隙结构和物理资源 | 第14页 |
2.2 LTE多址传输方式 | 第14-18页 |
2.2.1 下行多址OFDMA | 第15-17页 |
2.2.2 上行多址SC_FDMA | 第17-18页 |
2.3 LTE物理上行共享信道的处理流程 | 第18-19页 |
2.4 本章小结 | 第19-20页 |
第3章 LTE物理上行共享信道仿真平台的设计 | 第20-31页 |
3.1 LTE物理上行共享信道发送端 | 第20-27页 |
3.1.1 发送端信道编码处理流程 | 第20-23页 |
3.1.2 发送端基带SC-FDMA处理流程 | 第23-27页 |
3.2 LTE物理上行共享信道接收端 | 第27-28页 |
3.2.1 接收端符号级处理流程 | 第27页 |
3.2.2 接收端比特级处理流程 | 第27-28页 |
3.3 仿真参数的设置与仿真结果 | 第28-30页 |
3.4 仿真结果分析 | 第30页 |
3.5 本章小结 | 第30-31页 |
第4章 可变点FFT算法的研究及其FPGA实现 | 第31-53页 |
4.1 FFT算法理论分析与研究 | 第31-32页 |
4.1.1 直接DFT算法 | 第31页 |
4.1.2 Cooley-Tukey FFT算法 | 第31-32页 |
4.1.3 Good-Thomas傅里叶变换算法 | 第32页 |
4.1.4 Winograd傅里叶变换算法(WFTA) | 第32页 |
4.2 本论文中采用的算法 | 第32-36页 |
4.2.1 WFTA硬件模块结构 | 第33-34页 |
4.2.2 可变点FFT实现结构 | 第34-35页 |
4.2.3 算法实现过程 | 第35-36页 |
4.3 可变点FFT关键模块的FPGA设计及实现 | 第36-47页 |
4.3.1 WFTA运算模块的设计及FPGA实现 | 第36-38页 |
4.3.2 存储器设计 | 第38页 |
4.3.3 RAM地址发生及控制单元设计及FPGA实现 | 第38-44页 |
4.3.4 ROM地址产生单元设计及FPGA实现 | 第44-47页 |
4.4 测试结果与分析 | 第47-52页 |
4.4.1 测试方法 | 第47页 |
4.4.2 测试结果 | 第47-51页 |
4.4.3 性能分析 | 第51-52页 |
4.5 本章小结 | 第52-53页 |
第5章 数字下变频的设计与FPGA实现 | 第53-63页 |
5.1 数字下变频理论基础 | 第53-57页 |
5.1.1 数字下变频原理 | 第53页 |
5.1.2 多速率信号处理基础 | 第53-55页 |
5.1.3 高效数字滤波器 | 第55-57页 |
5.2 数字下变频关键模块设计及FPGA实现 | 第57-62页 |
5.2.1 下变频模块的设计及FPGA实现 | 第58-59页 |
5.2.2 下采样模块的设计及FPGA实现 | 第59-61页 |
5.2.3 数字下变频仿真分析 | 第61-62页 |
5.3 本章小结 | 第62-63页 |
第6章 总结 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-66页 |