摘要 | 第3-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-16页 |
1.1 课题研究背景 | 第9-10页 |
1.2 课题研究现状 | 第10-13页 |
1.3 课题研究目标 | 第13-14页 |
1.4 课题研究内容 | 第14-15页 |
1.5 课题研究组织结构 | 第15-16页 |
第二章 BWDSP1042基本介绍 | 第16-25页 |
2.1 BWDSP1042硬件构架 | 第16-20页 |
2.1.1 BWDSP1042执行宏介绍 | 第17-18页 |
2.1.2 BWDSP1042运算部件介绍 | 第18-20页 |
2.2 BWDSP1042数据格式 | 第20-21页 |
2.3 BWDSP1042内存空间分配 | 第21-22页 |
2.4 BWDSP1042软件编写平台ECS(Efficient Coding Studio)简介 | 第22-24页 |
2.5 本章小结 | 第24-25页 |
第三章 基于BWDSP1042的FIR算法研究 | 第25-44页 |
3.1 FIR基本结构 | 第25-26页 |
3.2 FIR滤算法在BWDSP1042中的研究思路 | 第26-27页 |
3.2.1 FIR算法的乘累加核心 | 第26-27页 |
3.3 FIR算法在BWDSP1042中的研究过程 | 第27-43页 |
3.3.1 16阶40点(2048点)实数块FIR算法 | 第27-34页 |
3.3.2 16阶40点(1024)点复数块CFIR算法 | 第34-39页 |
3.3.3 本课题研究FIR算法与其他主流DSP芯片内FIR算法对比 | 第39-43页 |
3.4 本章小结 | 第43-44页 |
第四章 基于BWDSP1042的FFT算法研究 | 第44-57页 |
4.1 FFT算法基本原理 | 第44-45页 |
4.2 FFT算法在BWDSP1042中的研究思路 | 第45-48页 |
4.2.1 基-2时间抽取FFT算法 | 第45-47页 |
4.2.2 一种基于原位部分逆序的高效FFT算法 | 第47-48页 |
4.3 FFT算法在BWDSP1042中的研究过程 | 第48-56页 |
4.3.1 256点16bit定点FFT算法 | 第49-52页 |
4.3.2 1024点16bit定点FFT算法 | 第52-53页 |
4.3.3 本课题研究FFT算法与其他主流DSP芯片内FFT算法对比 | 第53-56页 |
4.4 本章小结 | 第56-57页 |
第五章 总结与展望 | 第57-58页 |
5.1 总结 | 第57页 |
5.2 展望 | 第57-58页 |
参考文献 | 第58-61页 |
参加项目 | 第61-62页 |
致谢 | 第62页 |