摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景与意义 | 第16页 |
1.2 SAR/InSAR技术的发展与现状 | 第16-17页 |
1.3 SAR/InSAR实时信号处理系统的发展概况 | 第17-18页 |
1.4 本文内容安排 | 第18-20页 |
第二章 SAR/InSAR实时信号处理的理论基础 | 第20-32页 |
2.1 SAR成像原理 | 第20-27页 |
2.1.1 距离-多普勒(R-D)算法 | 第21-23页 |
2.1.2 方位预滤波 | 第23-24页 |
2.1.3 运动补偿 | 第24-27页 |
2.2 InSAR工作原理 | 第27-30页 |
2.2.1 InSAR测高基本原理 | 第27-28页 |
2.2.2 InSAR处理流程 | 第28-30页 |
2.3 本章小结 | 第30-32页 |
第三章 SAR/InSAR实时信号处理的算法实现 | 第32-54页 |
3.1 SAR/InSAR实时系统的算法实现 | 第32-40页 |
3.1.1 SAR/InSAR实时系统的算法流程设计 | 第32-36页 |
3.1.2 SAR/InSAR实时信号处理的结果分析 | 第36-40页 |
3.2 实时系统的单通道幅相误差估计及其校正 | 第40-45页 |
3.2.1 单通道幅相误差估计及校正方法 | 第40-41页 |
3.2.2 单通道幅相误差估计的实时处理 | 第41-42页 |
3.2.3 实测数据结果分析 | 第42-45页 |
3.3 实时系统的基线误差估计及其校正 | 第45-51页 |
3.3.1 基线误差估计方法 | 第45-48页 |
3.3.2 基线误差估计的实时处理 | 第48-49页 |
3.3.3 仿真实验 | 第49-51页 |
3.4 实时处理性能分析 | 第51-52页 |
3.5 本章小结 | 第52-54页 |
第四章 SAR/InSAR实时信号处理的数据传输 | 第54-76页 |
4.1 FPGA与ADSP的链路口实时数据传输 | 第54-60页 |
4.1.1 FPGA与ADSP的链路口传输 | 第55-58页 |
4.1.2 实时传输调试结果分析 | 第58-60页 |
4.2 不同FPGA之间实时数据传输 | 第60-66页 |
4.2.1 FPGA1发送数据过程 | 第61-64页 |
4.2.2 FPGA0接收数据过程 | 第64-65页 |
4.2.3 实时传输调试结果分析 | 第65-66页 |
4.3 FPGA与PC机的实时数据传输 | 第66-75页 |
4.3.1 DDR2 SDRAM实现高速数据缓存 | 第66-70页 |
4.3.2 DDR2 SDRAM硬件调试结果 | 第70-71页 |
4.3.3 数据的以太网实时传输过程 | 第71-73页 |
4.3.4 以太网实时传输结果分析 | 第73-75页 |
4.4 本章小结 | 第75-76页 |
第五章 总结与展望 | 第76-78页 |
5.1 本文总结 | 第76-77页 |
5.2 展望 | 第77-78页 |
参考文献 | 第78-80页 |
致谢 | 第80-82页 |
作者简介 | 第82-83页 |