摘要 | 第4-5页 |
ABSTRACT | 第5页 |
注释表 | 第12-13页 |
第一章 绪论 | 第13-19页 |
1.1 引言 | 第13页 |
1.2 通用总线动态可重构技术 | 第13-14页 |
1.3 国内外研究现状 | 第14-17页 |
1.3.1 测试系统总线的研究现状 | 第14-16页 |
1.3.2 动态可重构技术的研究现状 | 第16-17页 |
1.4 本文的主要研究内容 | 第17-19页 |
1.4.1 本文的工作内容 | 第17页 |
1.4.2 本文的结构安排 | 第17-19页 |
第二章 基于FPGA的动态局部可重构技术 | 第19-25页 |
2.1 动态局部可重构技术 | 第19-20页 |
2.1.1 可重构技术的概述 | 第19-20页 |
2.1.2 动态局部可重构的设计方法 | 第20页 |
2.2 FPGA的总体概述 | 第20-23页 |
2.2.1 FPGA的体系结构 | 第21页 |
2.2.2 基于FPGA的模块化设计 | 第21-22页 |
2.2.3 FPGA软件设计流程 | 第22-23页 |
2.3 局部可重构系统的重要组件 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
第三章 数据通信总线测试系统总体设计方案 | 第25-35页 |
3.1 数据通信总线测试系统的概述 | 第25-29页 |
3.1.1 数据通信总线测试系统的整体结构 | 第25-27页 |
3.1.2 总线通信模块的工作流程 | 第27-28页 |
3.1.3 上位机软件的设计 | 第28-29页 |
3.2 外围接口电路的设计 | 第29-32页 |
3.2.1 ARINC 429 总线接口电路的设计 | 第29-30页 |
3.2.2 RS232/422 总线接口电路的设计 | 第30-32页 |
3.2.3 CAN总线接口电路的设计 | 第32页 |
3.3 实验开发环境的介绍 | 第32-34页 |
3.3.1 FEM025 实验平台 | 第32-33页 |
3.3.2 开发工具的介绍 | 第33-34页 |
3.4 本章小结 | 第34-35页 |
第四章 基于FPGA的总线通信协议实现 | 第35-63页 |
4.1 ARINC429总线通信协议的实现 | 第35-46页 |
4.1.1 ARINC429总线协议的概述 | 第35-37页 |
4.1.2 ARINC429通信模块的设计 | 第37-43页 |
4.1.3 ARINC429通信模块的仿真波形 | 第43-46页 |
4.2 RS422 总线通信协议的实现 | 第46-54页 |
4.2.1 RS232/422 总线协议的概述 | 第46-47页 |
4.2.2 RS422 通信模块的设计 | 第47-52页 |
4.2.3 RS422 通信模块的仿真波形 | 第52-54页 |
4.3 CAN总线通信协议的实现 | 第54-62页 |
4.3.1 CAN总线协议的概述 | 第54-56页 |
4.3.2 CAN总线通信模块的设计 | 第56-61页 |
4.3.3 CAN通信模块的仿真波形 | 第61-62页 |
4.4 本章小结 | 第62-63页 |
第五章 动态局部可重构技术在总线通信中的应用 | 第63-83页 |
5.1 动态局部可重构系统概述 | 第63页 |
5.2 基于EAPR的动态局部可重构设计流程 | 第63-65页 |
5.2.1 EAPR的设计流程 | 第63-64页 |
5.2.2 局部可重构工程的文件结构 | 第64-65页 |
5.3 动态局部可重构在总线通信中的具体应用 | 第65-80页 |
5.3.1 动态局部可重构系统的总体框架 | 第65-67页 |
5.3.2 总线通信模块的IP核设计 | 第67-69页 |
5.3.3 硬件处理器系统设计 | 第69-70页 |
5.3.4 应用程序软件设计 | 第70-72页 |
5.3.5 动态局部可重构设计 | 第72-76页 |
5.3.6 文件格式转换和加载 | 第76页 |
5.3.7 实验验证与分析 | 第76-80页 |
5.4 总线通信模块的资源消耗分析 | 第80-81页 |
5.5 本章小结 | 第81-83页 |
第六章 总结与展望 | 第83-85页 |
6.1 全文总结 | 第83页 |
6.2 研究展望 | 第83-85页 |
参考文献 | 第85-88页 |
致谢 | 第88-89页 |
攻读硕士学位期间发表(录用)论文情况 | 第89页 |