首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信号处理论文

基于多DSP的信号处理系统的设计

摘要第3-4页
ABSTRACT第4页
第一章 引言第9-12页
    1.1 背景及问题的提出第9页
    1.2 国内外研究现状第9-10页
    1.3 研究的目标及其主要的内容第10页
    1.4 本文的组织结构及其章节编排第10-12页
第二章 软件无线电的理论基础第12-34页
    2.1 信号采样技术第13-19页
        2.1.1 Nyquist 采样定理第13-15页
        2.1.2 过采样第15-16页
        2.1.3 带通采样第16-19页
    2.2 多速率信号处理第19-26页
        2.2.1 整数倍抽取第19-21页
        2.2.2 整数倍内插第21-22页
        2.2.3 多级抽取第22-23页
        2.2.4 带通信号的采样率变换第23-26页
    2.3 抽取滤波器原理第26-29页
        2.3.1 积分梳状(CIC)滤波器第26-28页
        2.3.2 半带(HB)滤波器第28-29页
    2.4 软件无线电的基本结构第29-32页
        2.4.1 射频低通采样数字化结构第29-30页
        2.4.2 射频带通采样结构第30-31页
        2.4.3 宽带中频带通采样结构第31-32页
    2.5 论文研究涉及的理论第32-33页
    2.6 本章小结第33-34页
第三章 基于多DSP 的信号处理系统技术指标和总体设计第34-39页
    3.1 系统总体设计框架第34-35页
    3.2 软件总体设计框架第35-36页
    3.3 系统主要功能和技术指标第36-37页
    3.4 设计说明第37-38页
    3.5 本章小结第38-39页
第四章 基于多DSP 的信号处理系统设计与实现第39-60页
    4.1 信号预处理模块第39-40页
    4.2 多DSP 处理网络模块第40-43页
        4.2.1 DSP 芯片的选型第40-41页
        4.2.2 多DSP 处理网络逻辑结构第41-42页
        4.2.3 多DSP 处理网络工作原理第42-43页
        4.2.4 多DSP 处理网络的物理结构第43页
    4.3 基于多DSP 的信号分析平台应用程序的设计第43-46页
    4.4 CPCI 总线控制及驱动程序设计第46-50页
        4.4.1 Compact PCI 总线第47页
        4.4.2 使用FPGA 的IPCore 实现66MHz 64 位的CPCI 总线协议控制第47-48页
        4.4.3 基于IP CORE 的CPCI 总线软件驱动程序第48-50页
    4.5 DSP 内部代码的开发与加载第50-55页
        4.5.1 利用Visual DSP++软件工具和仿真器开发DSP 内部代码第50-51页
        4.5.2 DSP 链路口通信程序的设计实现第51-55页
        4.5.3 多DSP 加载文件模块的设计第55页
    4.6 实时解调处理软件第55-59页
    4.7 本章小结第59-60页
第五章 基于多DSP 的信号处理系统测试第60-66页
    5.1 测试环境和仪器设备第60页
    5.2 测试步骤和方法第60-62页
    5.3 主要测试功能、性能及结果第62-64页
    5.4 测试结果分析第64-65页
    5.5 本章小结第65-66页
第六章 总结与展望第66-70页
    6.1 本文工作回顾第66-67页
    6.2 成果及意义第67-69页
        6.2.1 构建多DSP 和计算机互连的双总线硬件体系结构第67-68页
        6.2.2 实现了适合于高速数字信号处理的多DSP 互连总线技术第68-69页
        6.2.3 基于多DSP 的并行解调处理技术第69页
    6.3 展望第69-70页
参考文献第70-71页
附录1 解调模块的误比特率测试结果和曲线图第71-75页
致谢第75-76页
作者攻读学位期间发表的论文第76-78页

论文共78页,点击 下载论文
上一篇:探析高速公路传媒的广告价值
下一篇:上海虹桥综合交通枢纽危机管理体系研究