基于FPGA的扩频通信跟踪技术研究
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景与意义 | 第9-10页 |
1.1.1 课题研究背景 | 第9-10页 |
1.1.2 课题研究意义 | 第10页 |
1.2 论文章节及内容安排 | 第10-13页 |
第二章 扩频通信原理 | 第13-29页 |
2.1 扩频通信理论概述 | 第13-21页 |
2.1.1 扩频通信简介 | 第13-15页 |
2.1.2 直接扩频基本理论 | 第15-21页 |
2.2 扩频系统指标 | 第21-22页 |
2.2.1 处理增益 | 第21-22页 |
2.2.2 干扰容限 | 第22页 |
2.3 扩频通信中抗干数学分析 | 第22-27页 |
2.3.1 加性噪声作为干扰 | 第22-23页 |
2.3.2 非扩频的BPSK信号作为干扰 | 第23-24页 |
2.3.3 扩频信号作为干扰 | 第24页 |
2.3.4 多径信号作为干扰 | 第24-27页 |
2.4 扩频通信系统特点 | 第27页 |
2.5 小结 | 第27-29页 |
第三章 伪码序列理论 | 第29-39页 |
3.1 概述 | 第29页 |
3.2 相关性定义及码序列相关函数 | 第29-31页 |
3.2.1 相关性概念 | 第29-30页 |
3.2.2 码序列相关函数 | 第30-31页 |
3.3 PN码概念及序列移位码 | 第31-32页 |
3.3.1 伪随机码定义 | 第31页 |
3.3.2 移位序列码 | 第31-32页 |
3.4 m序列 | 第32-36页 |
3.4.1 m定义 | 第32-33页 |
3.4.2 m序列特性 | 第33-34页 |
3.4.3 m相关特性 | 第34-35页 |
3.4.4 m序列功率谱 | 第35-36页 |
3.5 gold序列 | 第36页 |
3.5.1 gold序列构成 | 第36页 |
3.5.2 gold序列特性 | 第36页 |
3.6 小结 | 第36-39页 |
第四章 扩频通信跟踪技术 | 第39-47页 |
4.1 细同步技术引言 | 第39页 |
4.2 锁相环基本原理 | 第39-40页 |
4.3 码环基本原理 | 第40-46页 |
4.3.1 基带延迟延锁定环 | 第40-43页 |
4.3.2 未利用相位信息全过程码片锁定回路 | 第43-44页 |
4.3.3 双△延迟锁定环 | 第44-45页 |
4.3.4 τ抖动环 | 第45-46页 |
4.4 本章小结 | 第46-47页 |
第五章 码片跟踪FPGA设计及实现 | 第47-67页 |
5.1 硬件语言及实现平台 | 第47-49页 |
5.1.1 系统开发语言VHDL | 第47页 |
5.1.2 ISE环境及综合仿真布线工具 | 第47-48页 |
5.1.3 FPGA开发流程 | 第48-49页 |
5.2 系统主要功能模块设计 | 第49-56页 |
5.3 细同步过程中模块仿真 | 第56-61页 |
5.5 码片相位锁定回路分析及其改进 | 第61-65页 |
5.6 本章小结 | 第65-67页 |
第六章 系统调试总结 | 第67-77页 |
6.1 硬件平台 | 第67-68页 |
6.2 系统工作流程 | 第68-71页 |
6.3 硬件测试图 | 第71-76页 |
6.4 本章小结 | 第76-77页 |
结论与展望 | 第77-79页 |
参考文献 | 第79-83页 |
致谢 | 第83页 |