反熔丝OTP存储器编程电路与烧录系统设计及实现
| 摘要 | 第5-6页 |
| abstract | 第6-7页 |
| 第一章 绪论 | 第10-15页 |
| 1.1 反熔丝OTP存储器发展现状 | 第10-12页 |
| 1.2 研究反熔丝OTP存储器及其烧录系统的意义 | 第12-13页 |
| 1.3 论文主要工作及结构安排 | 第13-15页 |
| 第二章 存储器总体方案设计 | 第15-24页 |
| 2.1 存储器电路整体结构设计 | 第15-17页 |
| 2.2 α-Si反熔丝编程特性 | 第17-18页 |
| 2.3 存储器存储单元设计 | 第18-21页 |
| 2.4 存储器译码结构及存储阵列设计 | 第21-23页 |
| 2.5 本章小结 | 第23-24页 |
| 第三章 存储器编程电路设计及仿真验证 | 第24-36页 |
| 3.1 编程电路整体结构设计 | 第24页 |
| 3.2 编程电路子模块设计 | 第24-28页 |
| 3.2.1 编程控制模块设计 | 第25页 |
| 3.2.2 振荡电路设计 | 第25-26页 |
| 3.2.3 电荷泵设计 | 第26-28页 |
| 3.3 编程电路仿真验证 | 第28-34页 |
| 3.3.1 编程电路子模块仿真 | 第28-31页 |
| 3.3.2 编程电路全电路仿真 | 第31-34页 |
| 3.4 本章小结 | 第34-36页 |
| 第四章 存储器版图及仿真验证 | 第36-45页 |
| 4.1 PROM版图设计 | 第36-39页 |
| 4.1.1 PROM全芯片版图 | 第37-38页 |
| 4.1.2 编程电路测试图形版图设计 | 第38-39页 |
| 4.2 编程电路版图寄生参数提取及后仿真验证 | 第39-44页 |
| 4.2.1 版图寄生参数提取 | 第39-40页 |
| 4.2.2 版图后仿真验证 | 第40-44页 |
| 4.3 本章小结 | 第44-45页 |
| 第五章 烧录系统需求分析及总体方案设计 | 第45-51页 |
| 5.1 烧录系统需求分析 | 第45页 |
| 5.2 烧录系统总体方案设计 | 第45-50页 |
| 5.2.1 烧录系统硬件方案设计 | 第46-47页 |
| 5.2.2 烧录系统程序方案设计 | 第47-50页 |
| 5.3 本章小结 | 第50-51页 |
| 第六章 烧录系统硬件及程序设计 | 第51-75页 |
| 6.1 下位机主控电路及外围电路设计 | 第51-58页 |
| 6.1.1 主控电路设计 | 第51-53页 |
| 6.1.2 通信电路设计 | 第53-55页 |
| 6.1.3 编程电压产生电路设计 | 第55-57页 |
| 6.1.4 电阻检测电路设计 | 第57-58页 |
| 6.2 下位机电源电路设计 | 第58-61页 |
| 6.3 下位机转接电路设计 | 第61-64页 |
| 6.4 下位机硬件PCB设计 | 第64-66页 |
| 6.5 下位机程序设计 | 第66-70页 |
| 6.5.1 下位机控制程序设计 | 第66-68页 |
| 6.5.2 下位机驱动程序设计 | 第68-70页 |
| 6.6 上位机程序设计 | 第70-73页 |
| 6.7 本章小结 | 第73-75页 |
| 第七章 工作总结及展望 | 第75-76页 |
| 致谢 | 第76-77页 |
| 参考文献 | 第77-79页 |
| 攻读硕士学位期间取得的成果 | 第79-80页 |